电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB1368M00DG

产品描述LVPECL Output Clock Oscillator, 1368MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB1368M00DG概述

LVPECL Output Clock Oscillator, 1368MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB1368M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1368 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
低功耗应用处理器OMAP™-L137,TI教你采用分立式DC/DC转换器和LDO
61630 此设计针对输入电压为5V、带有高效DC/DC转换器的系统设计。LDO支持TI OMAP-L137, TMS320C6747 及 C6745 处理器。...
sharley 模拟与混合信号
STC12C5A60S2为何向EEPROM中写入数据后再读出会比原数据大30H
STC12C5A60S2为何向EEPROM中写入数据后再读出会比原数据大30H....
liushikai 单片机
ACDC电源设计总体方案内容
由于是刚开始做ACDC电源,输入为220V市电,输出为12V直流和-48直流。 但是不知道总体方案中应该写一些什么东西,请教各位大神,电源设计中,总体方案应该写一些什么东西,能给说一下模板吗? ......
651076842 电源技术
存储器配置文件.cmd 中具体的程序空间和数据空间是如何分配的?
想知道如何确定存储器配置文件.cmd 中程序空间和数据空间的起始地址和大小? 手上有两本资料,上面只是介绍.cmd文件中各部分表示的含义,这个讲的倒是挺清楚的,但是并没有说明在编写.cmd文件 ......
ttxs_2013 DSP 与 ARM 处理器
基于ADI SIGMADSP无线SOUND BAR解决方案(以无线的方式从智能手机、平板传送音乐)
本帖最后由 雨中 于 2014-11-26 10:33 编辑 随着平板电视热潮仍在继续,消费者期待更好的音质来配合显示。因此,Sound Bar很好的满足了这一需求。Excelpoint公司的无线Sound Bar解决方案 ......
雨中 ADI 工业技术
关于PC下开发RFCOMM的问题
小弟现在想在PC上实现蓝牙的RFCOMM的功能,但是暂时无从下手,请哪位高手可以指点一下呢!?...
yellowbo 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2036  2504  1960  2528  2687  59  7  30  51  46 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved