电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MC133M000DGR

产品描述LVPECL Output Clock Oscillator, 133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MC133M000DGR概述

LVPECL Output Clock Oscillator, 133MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MC133M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率133 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
不带电话功能的mobile 系统的PDA有哪几种? 推荐一款3000以下的.
不带电话功能的mobile 系统的PDA有哪几种? 推荐一款3000以下的....
gili 嵌入式系统
世健30周年,寄语世健享好礼!
2017年,世健迎来了自己30周年生日。作为一家完整解决方案的供应商,30年来,世健持续为亚洲电子厂商提供优质的元器件、工程设计及供应链管理服务。 下一个30年,世健将继续与你携手努力,开拓 ......
EEWORLD社区 模拟电子
wince编译软件PB编译系统时出现问题的讨论(众人拾柴火焰高)
大家好! 给为CE初学者好! 特别是到来的前辈大侠好! 我是个初学者,所以发了这么个帖子,因为我在用 PB是遇到了很多问题,我想很多人也都遇到过,所以发了这么个帖子.希望大家参与. 问题都是长 ......
kings185100 嵌入式系统
micropython更新:2020.9
和以往相比,micropython在8月的更新很少,希望9月会有更多改进。 tests/extmod: Add tests for verifying FAT and littlefs mtime values. unix/fatfs_port: Fix month offset in ......
dcexpert MicroPython开源版块
IC制造流程
介绍芯片的生产流程。6950445...
turrui 单片机
DLP优惠了!
全新 DLP LightCrafter™ Display 2010 评估模块,尽享 $200 优惠,时间有限,欲购从速。 原价: $599。 特价: $399。 特价优惠将于 北京时间 2014 年 1 月 21 日零时到期。 特价优惠 ......
dontium 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 813  109  816  30  2193  5  35  42  28  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved