电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CY28RS680ZXC

产品描述Processor Specific Clock Generator, CMOS, PDSO64, 6 X 17 MM, LEAD FREE, MO-153, TSSOP-64
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小334KB,共20页
制造商Silicon Laboratories Inc
下载文档 详细参数 选型对比 全文预览 文档解析

CY28RS680ZXC概述

Processor Specific Clock Generator, CMOS, PDSO64, 6 X 17 MM, LEAD FREE, MO-153, TSSOP-64

CY28RS680ZXC规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
零件包装代码TSSOP
包装说明,
针数64
Reach Compliance Codeunknown
ECCN代码EAR99
JESD-30 代码R-PDSO-G64
端子数量64
封装主体材料PLASTIC/EPOXY
封装形状RECTANGULAR
封装形式SMALL OUTLINE
认证状态Not Qualified
表面贴装YES
技术CMOS
端子形式GULL WING
端子位置DUAL
uPs/uCs/外围集成电路类型CLOCK GENERATOR, PROCESSOR SPECIFIC

文档解析

这份文档是关于CY28RS680时钟生成器的数据手册,主要包含以下技术信息:

  1. 产品特点

    • 支持AMD® CPU。
    • 可选择的CPU频率。
    • 200 MHz差分CPU时钟对(25%超频/50%降频)。
    • 100 MHz差分ATI图形时钟(100%超频/10%降频)。
    • 100 MHz差分SRC时钟(10%超频/降频)。
    • 48 MHz USB时钟。
    • 66 MHz HyperTransport™时钟。
    • 支持I2C通信并具有回读功能。
    • 理想的Lexmark展频特性,以最大程度减少电磁干扰(EMI)。
    • 3.3V电源供电。
    • 64引脚TSSOP封装。
  2. 引脚配置:提供了详细的引脚描述,包括电源、地、时钟输出、输入和I2C逻辑等。

  3. 时钟芯片的工作原理

    • 包括PLL(相位锁定环)参考、分频器、ATIG PLL、CPU PLL、SRC PLL等。
  4. 串行数据接口:描述了如何通过串行接口来控制时钟合成器,包括数据协议、块读写协议和字节读写协议。

  5. 控制寄存器:详细列出了用于控制时钟输出使能、频率选择、展频控制、系统配置等的寄存器。

  6. 展频控制:提供了展频特性的详细说明,包括CPU、ATIG和SRC PLL的展频使能和选择。

  7. 系统配置:包括CLKREQ#控制、动态频率寄存器、WDT系统寄存器等。

  8. 频率选择:提供了Dial-A-Frequency(DAF)功能的详细描述,允许用户通过编程改变CPU、SRC和ATIG的输出频率。

  9. 电气规格:列出了时钟芯片的AC电气规格,包括晶体、CPU输出、SRC、ATIG、HTT66 HyperTransport输出、USB和REF的详细参数。

  10. 测试和测量设置:提供了测试时钟芯片输出信号的配置图。

  11. 包装和尺寸:提供了64引脚TSSOP封装的详细图纸和尺寸。

  12. 订购信息:提供了产品的订购编号和包装类型。

文档预览

下载PDF文档
CY28RS680
Clock Generator for ATI
®
RS5XX/6XX Chipsets
Features
• Supports AMD
®
CPU
• Selectable CPU frequencies
• 200 MHz differential CPU clock pairs (25% over/ 50%
under clocked)
• 100 MHz differential ATI Graphics clocks (100%
over/10% under clocked)
• 100 MHz differential SRC clocks (10% over/under
clocked)
• 48 MHz USB clock
• 66 MHz HyperTransport™ clock
• I
2
C support with readback capabilities
• Ideal Lexmark Spread Spectrum profile for maximum
electromagnetic interference (EMI) reduction
• 3.3V power supply
64-pin TSSOP packages
CPU
x2
SRC
x8
HTT66
x1
ATIG
X4
REF
x3
USB_48
x2
Block Diagram
XIN
XOUT
14.318MHz
Crystal
VDD
REF[2:0]
IREF
VDD_CPU
CPUT[0:1]
CPUC[0:1]
VDD_HTT
HTT66
Pin Configuration
VSS_REF
VDD_REF
XIN
XOUT
VDD48
USB48_0
USB48_1
VSS48
SCLK
SDATA
RESET_IN#
1
2
3
4
5
6
7
8
9
10
11
12
13
14
15
16
17
18
19
20
21
22
23
24
25
26
27
28
29
30
31
32
64
63
62
61
60
59
58
57
56
55
54
53
52
51
REF0
REF1
REF2
NC
VDD_HTT
HTT66
VSS_HTT
CLKREQA#
AMD_CPUT0
AMD_CPUC0
VDD_CPU
VSS_CPU
AMD_CPUT1
AMD_CPUC1
VDDA
VSSA
VSSSRC
SRCT0
SRCC0
VSS_SRC
VDD_SRC
SRCT1
SRCC1
ATIGT0
ATIGC0
VDD_ATIG
VSS_ATIG
ATIGT1
ATIGC1
ATIGT2
ATIGC2
CLKREQC#
PLL Reference
CPU
PLL
CLKREQ#[A:C]
Divider
VSS_SRC
SRCT6
SRCC6
CY28RS680
ATIG
PLL
Divider
VDD_SRC_IO
ATIGT[0:3]
ATIGC[0:3]
SRCT7
SRCC7
VDD_SRC
50
49
48
47
46
45
44
43
42
41
40
39
38
37
36
35
34
33
SRC
PLL
Divider
VDD_SRC_IO
SRCT[0:7]
SRCC[0:7]
SRCT5
SRCC5
SRCT4_SATAT
SRCC4_SATAC
VSS_SRC
VDD_SRC
SRCT3
Fixed
PLL
RESET_IN#
SDATA
SCLK
I2C
Logic
Divider
VDD48
48M[0:1]
SRCC3
SRCT2
SRCC2
VDD_SRC
VSS_SRC
ATIGT3
ATIGC3
CLKREQB#
Rev 1.0, March 28, 2007
2200 Laurelwood Road, Santa Clara, CA 95054
Tel:(408) 855-0555
Fax:(408) 855-0550
Page 1 of 20
www.SpectraLinear.com

CY28RS680ZXC相似产品对比

CY28RS680ZXC CY28RS680ZXCT
描述 Processor Specific Clock Generator, CMOS, PDSO64, 6 X 17 MM, LEAD FREE, MO-153, TSSOP-64 Processor Specific Clock Generator, CMOS, PDSO64, 6 X 17 MM, LEAD FREE, MO-153, TSSOP-64
厂商名称 Silicon Laboratories Inc Silicon Laboratories Inc
零件包装代码 TSSOP TSSOP
针数 64 64
Reach Compliance Code unknown unknown
ECCN代码 EAR99 EAR99
JESD-30 代码 R-PDSO-G64 R-PDSO-G64
端子数量 64 64
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE SMALL OUTLINE
认证状态 Not Qualified Not Qualified
表面贴装 YES YES
技术 CMOS CMOS
端子形式 GULL WING GULL WING
端子位置 DUAL DUAL
uPs/uCs/外围集成电路类型 CLOCK GENERATOR, PROCESSOR SPECIFIC CLOCK GENERATOR, PROCESSOR SPECIFIC
请问一个CAN的问题
CAN2.0B中应答错误将使得发送方不停的发送,直到接收到应答信号或者进入bus 0ff 那么其他错误呢。比如CRC错误,接收端判断出现一个CRC错误然后在应答位发送错误帧,发送端是否因此判断应答不正 ......
ppsh 嵌入式系统
转贴】铅酸蓄电池修复工艺
这是转贴深圳维迪澳的流程图,是按照他们的设备编制的。供网友参考。 500) {this.resized=true; this.width=500; this.alt='这是一张缩略图,点击可放大。按住CTRL,滚动鼠标滚轮可自由缩放';th ......
zbz0529 电源技术
关于CE6.0内核启动问题
我最近在研究内核的启动过程,正在看代码,请问一下,镜像是在什么时候被拷贝到内存中的啊?怎么没有发现类似的代码? 我看到MAINSTONEIII 的bootloader代码里OALStartup.s中有copy bootloader ......
mysky163 嵌入式系统
晒WEBENCH设计的过程+汽车LED照明4000流明照明方案
本帖最后由 qwqwqw2088 于 2014-8-16 23:38 编辑 1.设计题目:货车LED照明4000流明照明方案 2.设计过程:进入设计活动页面https://www.eeworld.com.cn/huodong/201405_TI_webench/ 进入TI ......
qwqwqw2088 模拟与混合信号
关于ucos系统下STM32看门狗的使用问题!
目前我的使用方法为: 配置过程: void Wdg_Init(void) { // Enable WDG clocks  RCC_APB1PeriphClockCmd(RCC_APB1Periph_WWDG , ENABLE); // PCKL1: 36MHZ  // WWDG ......
daicheng 实时操作系统RTOS
柴油机与方向机
我将柴油机的 水温 转速 方向信号接到方向机上 可是都不管用 我接触汽车电子时间不长,大家帮我分析分析,怎么查故障。 ...
zhaoheshuai 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 506  1678  1184  590  1667  22  49  23  21  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved