电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530QA699M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 699MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530QA699M000DGR概述

CMOS/TTL Output Clock Oscillator, 699MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530QA699M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率699 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
收到瑞萨的R7F0C802X EASYSTART了,跑起来了。
本帖最后由 damiaa 于 2014-10-21 12:08 编辑 看这个小EZ-CUBE 和R7F08021-TB板,确实精致。但安装CUBESUITE确实花费时间啊,搞半天。 资料也难找,搞了很久才知道他是属于RL78内核的。 网 ......
damiaa 瑞萨MCU/MPU
菜鸟 STM8+IAR+ST-Link V2求教
最近刚刚收了一块STM8S105S4的开发板,还是ST官方出的,今天想搞一搞呢,谁知道连新建工程都搞不定,我使用的IAR版本是1.3的。{:1_122:}唉。。。。。。问题一:我在网上找了别人新建工程的资料 ......
MrKingMCU stm32/stm8
示波器
鼎阳手持示波器SHS810手持数字示波器万用表记录仪值不值得买?主要用来自学单片机,dsp做一些逆变电源。行家帮忙推荐一下,谢谢 ...
elvike 测试/测量
原理图转PCB图
毕业设计,要做产品,可是不会protel啊,一时也没时间没心情学了。我找到了原理图,其实也是找别人的,但是,我不会画PCB图啊。 请教各位朋友帮忙,会的帮画个PCB图啊,再把画好的图纸传上来, ......
人贱仍爱 PCB设计
PDA解决方案都有哪些?
这个东西为什么还有好多方案?搞不清楚...大家有知道的吗,帮忙解答一下哈,谢谢啦。。。...
ljlixian1 嵌入式系统
EEWORLD大学堂----simulink视频教程
simulink视频教程:https://training.eeworld.com.cn/course/26681simulink视频教程...
桂花蒸 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2630  1089  2852  959  1207  53  22  58  20  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved