电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

NS32016N-10

产品描述IC,MICROPROCESSOR,32-BIT,MOS,DIP,48PIN,PLASTIC
产品类别嵌入式处理器和控制器    微控制器和处理器   
文件大小4MB,共64页
制造商Texas Instruments(德州仪器)
官网地址http://www.ti.com.cn/
敬请期待 详细参数 选型对比

NS32016N-10概述

IC,MICROPROCESSOR,32-BIT,MOS,DIP,48PIN,PLASTIC

NS32016N-10规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Texas Instruments(德州仪器)
包装说明DIP, DIP48,.6
Reach Compliance Codeunknown
位大小32
JESD-30 代码R-PDIP-T48
JESD-609代码e0
端子数量48
最高工作温度70 °C
最低工作温度
封装主体材料PLASTIC/EPOXY
封装代码DIP
封装等效代码DIP48,.6
封装形状RECTANGULAR
封装形式IN-LINE
认证状态Not Qualified
速度10 MHz
表面贴装NO
技术MOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
uPs/uCs/外围集成电路类型MICROPROCESSOR, RISC

NS32016N-10相似产品对比

NS32016N-10 NS32016D-10 NS32016D10-MSP
描述 IC,MICROPROCESSOR,32-BIT,MOS,DIP,48PIN,PLASTIC IC,MICROPROCESSOR,32-BIT,MOS,DIP,48PIN,CERAMIC IC,MICROPROCESSOR,32-BIT,MOS,DIP,48PIN,CERAMIC
是否Rohs认证 不符合 不符合 不符合
厂商名称 Texas Instruments(德州仪器) Texas Instruments(德州仪器) Texas Instruments(德州仪器)
包装说明 DIP, DIP48,.6 DIP, DIP48,.6 DIP, DIP48,.6
Reach Compliance Code unknown unknown unknown
位大小 32 32 32
JESD-30 代码 R-PDIP-T48 R-XDIP-T48 R-XDIP-T48
JESD-609代码 e0 e0 e0
端子数量 48 48 48
最高工作温度 70 °C 70 °C 85 °C
封装主体材料 PLASTIC/EPOXY CERAMIC CERAMIC
封装代码 DIP DIP DIP
封装等效代码 DIP48,.6 DIP48,.6 DIP48,.6
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 IN-LINE IN-LINE IN-LINE
认证状态 Not Qualified Not Qualified Not Qualified
速度 10 MHz 10 MHz 10 MHz
表面贴装 NO NO NO
技术 MOS MOS MOS
温度等级 COMMERCIAL COMMERCIAL INDUSTRIAL
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
端子形式 THROUGH-HOLE THROUGH-HOLE THROUGH-HOLE
端子节距 2.54 mm 2.54 mm 2.54 mm
端子位置 DUAL DUAL DUAL
uPs/uCs/外围集成电路类型 MICROPROCESSOR, RISC MICROPROCESSOR, RISC MICROPROCESSOR, RISC
8X8 LED 如何实现多行同时显示
行线高电平且列线低电平时控制灯亮 如何在逐行显示中使不同行的灯亮之间没有干扰啊 逐行显示 第二行的代码实现时是否会覆盖第一行的啊 (使用8255控制8X8LED) 汇编语言!!!! ...
yangruizi 嵌入式系统
为什么PFC的带宽要控制在10~20Hz?
求助,为什么PFC的带宽要控制在10~20Hz? 不知道哪位大侠能不能给我解释一下,小白拜谢~~ ...
ohahaha 模拟与混合信号
使用同步链处理亚稳态后,仍然可能会出现输入逻辑与输出逻辑不一致的情况吧???
在处理亚稳态时,很多资料都是说用同步链(多个D触发器)可以大大降低亚稳态问题,我觉得其作用也就是使得下一级的输入是一个确定状态,但并不一定能保证输入信号与同步链后输出信号逻辑是一致 ......
eeleader FPGA/CPLD
AVRJTAG仿真器完整自制
自制说明书 http://bbs.21ic.com/upfiles/img/20079/200791083935955.pdf 自制原理图 http://bbs.21ic.com/upfiles/img/20079/20079108408128.pdf bootloader http://bbs.21ic.com/upfiles ......
njlianjian Microchip MCU
关于用FPGA语言实现VGA显示彩条仿真老是出不来..求助.内有源程序和仿真截图
library ieee;use ieee.std_logic_1164.all; USE ieee.std_logic_unsigned.all; use ieee.std_logic_arith.all; entity vga is port( reset : in std_logic; clk ......
lxbbd FPGA/CPLD
tny276 的问题
本人小白 请教各位老师个问题,我想用TNY276做一个电源 输入220v 输出+5v +12V -12V ,单端反激。+5v输出 没有画,利用PC817和稳压管稳压到5v ,图中是+12 v -12V的输出,这样可以吗?谢谢了 ......
lhwaizhu 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 543  45  1128  47  2703  11  1  23  55  47 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved