电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HY57V641620HGLT-7I

产品描述Synchronous DRAM, 4MX16, 5.4ns, CMOS, PDSO54, 0.400 X 0.875 INCH, 0.80 MM PITCH, TSOP2-54
产品类别存储    存储   
文件大小142KB,共12页
制造商SK Hynix(海力士)
官网地址http://www.hynix.com/eng/
下载文档 详细参数 选型对比 全文预览

HY57V641620HGLT-7I概述

Synchronous DRAM, 4MX16, 5.4ns, CMOS, PDSO54, 0.400 X 0.875 INCH, 0.80 MM PITCH, TSOP2-54

HY57V641620HGLT-7I规格参数

参数名称属性值
厂商名称SK Hynix(海力士)
零件包装代码TSOP2
包装说明TSOP2, TSOP54,.46,32
针数54
Reach Compliance Codeunknown
ECCN代码EAR99
访问模式FOUR BANK PAGE BURST
最长访问时间5.4 ns
其他特性AUTO/SELF REFRESH
最大时钟频率 (fCLK)143 MHz
I/O 类型COMMON
交错的突发长度1,2,4,8
JESD-30 代码R-PDSO-G54
JESD-609代码e6
长度22.238 mm
内存密度67108864 bit
内存集成电路类型SYNCHRONOUS DRAM
内存宽度16
功能数量1
端口数量1
端子数量54
字数4194304 words
字数代码4000000
工作模式SYNCHRONOUS
最高工作温度85 °C
最低工作温度-40 °C
组织4MX16
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码TSOP2
封装等效代码TSOP54,.46,32
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE
电源3.3 V
认证状态Not Qualified
刷新周期4096
座面最大高度1.194 mm
自我刷新YES
连续突发长度1,2,4,8,FP
最大待机电流0.002 A
最大压摆率0.16 mA
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装YES
技术CMOS
温度等级INDUSTRIAL
端子面层TIN BISMUTH
端子形式GULL WING
端子节距0.8 mm
端子位置DUAL
宽度10.16 mm

文档预览

下载PDF文档
HY57V641620HG-I Series
4 Banks x 1M x 16Bit Synchronous DRAM
DESCRIPTION
The Hynix HY57V641620HG is a 67,108,864-bit CMOS Synchronous DRAM, ideally suited for the Mobile applications r which require
low power consumption and extended temperature range. HY57V641620HG is organized as 4banks of 1,048,576x16.
HY57V641620HG is offering fully synchronous operation referenced to a positive edge of the clock. All inputs and outputs are synchro-
nized with the rising edge of the clock input. The data paths are internally pipelined to achieve very high bandwidth. All input and output
voltage levels are compatible with LVTTL.
Programmable options include the length of pipeline (Read latency of 2 or 3), the number of consecutive read or write cycles initiated
by a single control command (Burst length of 1,2,4,8 or Full page), and the burst count sequence(sequential or interleave). A burst of
read or write cycles in progress can be terminated by a burst terminate command or can be interrupted and replaced by a new burst
read or write command on any cycle. (This pipelined design is not restricted by a `2N` rule.)
FEATURES
Single 3.3±0.3V power supply
Note)
All device pins are compatible with LVTTL interface
JEDEC standard 400mil 54pin TSOP-II with 0.8mm
of pin pitch
All inputs and outputs referenced to positive edge of
system clock
Data mask function by UDQM or LDQM
Internal four banks operation
Auto refresh and self refresh
4096 refresh cycles / 64ms
Programmable Burst Length and Burst Type
- 1, 2, 4, 8 or Full page for Sequential Burst
- 1, 2, 4 or 8 for Interleave Burst
Programmable CAS Latency ; 2, 3 Clocks
ORDERING INFORMATION
Part No.
HY57V641620HGT-5I/55I/6I/7I
HY57V641620HGT-KI
HY57V641620HGT-HI
HY57V641620HGT-8I
HY57V641620HGT-PI
HY57V641620HGT-SI
HY57V641620HGLT-5I/55I/6I/7I
HY57V641620HGLT-KI
HY57V641620HGLT-HI
HY57V641620HGLT-8I
HY57V641620HGLT-PI
HY57V641620HGLT-SI
Clock Frequency
200/183/166/143MHz
133MHz
133MHz
125MHz
100MHz
100MHz
200/183/166/143MHz
133MHz
133MHz
125MHz
100MHz
100MHz
Power
Organization
Interface
Package
Normal
4Banks x 1Mbits
x16
LVTTL
400mil 54pin TSOP II
Low power
Note : VDD(Min) of HY57V641620HG(L)T-5I/55I/6I is 3.135V
This document is a general product description and is subject to change without notice. Hynix Semiconductor does not assume any responsibility for use
of circuits described. No patent licenses are implied.
Rev. 1.0/Jan. 02
1

HY57V641620HGLT-7I相似产品对比

HY57V641620HGLT-7I HY57V641620HGLT-6I HY57V641620HGLT-55I
描述 Synchronous DRAM, 4MX16, 5.4ns, CMOS, PDSO54, 0.400 X 0.875 INCH, 0.80 MM PITCH, TSOP2-54 Synchronous DRAM, 4MX16, 5.4ns, CMOS, PDSO54, 0.400 X 0.875 INCH, 0.80 MM PITCH, TSOP2-54 Synchronous DRAM, 4MX16, 5ns, CMOS, PDSO54, 0.400 X 0.875 INCH, 0.80 MM PITCH, TSOP2-54
厂商名称 SK Hynix(海力士) SK Hynix(海力士) SK Hynix(海力士)
零件包装代码 TSOP2 TSOP2 TSOP2
包装说明 TSOP2, TSOP54,.46,32 TSOP2, TSOP54,.46,32 TSOP2, TSOP54,.46,32
针数 54 54 54
Reach Compliance Code unknown unknown unknown
ECCN代码 EAR99 EAR99 EAR99
访问模式 FOUR BANK PAGE BURST FOUR BANK PAGE BURST FOUR BANK PAGE BURST
最长访问时间 5.4 ns 5.4 ns 5 ns
其他特性 AUTO/SELF REFRESH AUTO/SELF REFRESH AUTO/SELF REFRESH
最大时钟频率 (fCLK) 143 MHz 166 MHz 182 MHz
I/O 类型 COMMON COMMON COMMON
交错的突发长度 1,2,4,8 1,2,4,8 1,2,4,8
JESD-30 代码 R-PDSO-G54 R-PDSO-G54 R-PDSO-G54
JESD-609代码 e6 e6 e6
长度 22.238 mm 22.238 mm 22.238 mm
内存密度 67108864 bit 67108864 bit 67108864 bit
内存集成电路类型 SYNCHRONOUS DRAM SYNCHRONOUS DRAM SYNCHRONOUS DRAM
内存宽度 16 16 16
功能数量 1 1 1
端口数量 1 1 1
端子数量 54 54 54
字数 4194304 words 4194304 words 4194304 words
字数代码 4000000 4000000 4000000
工作模式 SYNCHRONOUS SYNCHRONOUS SYNCHRONOUS
最高工作温度 85 °C 85 °C 85 °C
最低工作温度 -40 °C -40 °C -40 °C
组织 4MX16 4MX16 4MX16
输出特性 3-STATE 3-STATE 3-STATE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSOP2 TSOP2 TSOP2
封装等效代码 TSOP54,.46,32 TSOP54,.46,32 TSOP54,.46,32
封装形状 RECTANGULAR RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE SMALL OUTLINE, THIN PROFILE SMALL OUTLINE, THIN PROFILE
电源 3.3 V 3.3 V 3.3 V
认证状态 Not Qualified Not Qualified Not Qualified
刷新周期 4096 4096 4096
座面最大高度 1.194 mm 1.194 mm 1.194 mm
自我刷新 YES YES YES
连续突发长度 1,2,4,8,FP 1,2,4,8,FP 1,2,4,8,FP
最大待机电流 0.002 A 0.002 A 0.002 A
最大压摆率 0.16 mA 0.16 mA 0.16 mA
最大供电电压 (Vsup) 3.6 V 3.6 V 3.6 V
最小供电电压 (Vsup) 3 V 3.135 V 3.135 V
标称供电电压 (Vsup) 3.3 V 3.3 V 3.3 V
表面贴装 YES YES YES
技术 CMOS CMOS CMOS
温度等级 INDUSTRIAL INDUSTRIAL INDUSTRIAL
端子面层 TIN BISMUTH TIN BISMUTH TIN BISMUTH
端子形式 GULL WING GULL WING GULL WING
端子节距 0.8 mm 0.8 mm 0.8 mm
端子位置 DUAL DUAL DUAL
宽度 10.16 mm 10.16 mm 10.16 mm
请问lm3s8962的MAC地址如何写入,写入后能否修改?
请问lm3s8962的MAC地址如何写入,写入后能否修改?...
ssawee 微控制器 MCU
电能质量
背景 电能质量问题的提出由来已久,在电力系统发展的早期电力负荷的组成比较简单,主要由同步电动机、异步电动机和各种照明设备等线性负荷组成,因此衡量电能质量的指标也比较简单,主要有频 ......
qwqwqw2088 模拟与混合信号
请问计算机如何把数据传输给显卡的?程序员如何提取这部分数据?
如题: 请问计算机如何把数据传输给显卡的?程序员应该如何提取这部分数据?...
qazwsx123 嵌入式系统
EEWORLD大学堂----高大上的无叶风扇原来自己也能动手做
本帖最后由 量子阱 于 2016-12-6 14:02 编辑 戴森无叶风扇看起来很酷有没有,想拥有却被昂贵的价格吓跑有没有{:1_122:} 不如跟着视频自己动手DIY一台粗来{:1_102:} :视频链接:https://train ......
量子阱 DIY/开源硬件专区
如此出错是何道理?
看28X DSP的例子Ramfunc段 从FLASHD段copy到RAMH0段 ramfunc: LOAD = FLASHD, RUM= RAMH0, LOAD_START(_RamfuncsLoadStart), LOAD_END(_RamfuncsLoadEnd), ......
chn369 模拟与混合信号
速问3V逻辑接口可以给3.3V逻辑信号吗?
ADC 数字接口兼容1.8V/2.5V/3V/5V,可是单片机是3.3V数字信号输出。 以前没注意,ADC的VIO和数字信号线都直接给3.3V,也没怎么着,这样会出什么问题吗?谢谢!...
jelly_bessie 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2684  1465  103  2525  2610  39  36  6  18  49 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved