电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

SN54LS77

产品描述4-BIT D LATCH LOW POWER SCHOTTKY
文件大小47KB,共4页
制造商Motorola ( NXP )
官网地址https://www.nxp.com
下载文档 选型对比 全文预览

SN54LS77概述

4-BIT D LATCH LOW POWER SCHOTTKY

文档预览

下载PDF文档
4-BIT D LATCH
The TTL/MSI SN54 / 74LS75 and SN54 / 74LS77 are latches used as tem-
porary storage for binary information between processing units and input /out-
put or indicator units. Information present at a data (D) input is transferred to
the Q output when the Enable is HIGH and the Q output will follow the data
input as long as the Enable remains HIGH. When the Enable goes LOW, the
information (that was present at the data input at the time the transition oc-
curred) is retained at the Q output until the Enable is permitted to go HIGH.
The SN54 / 74LS75 features complementary Q and Q output from a 4-bit
latch and is available in the 16-pin packages. For higher component density
applications the SN54 / 74LS77 4-bit latch is available in the 14-pin package
with Q outputs omitted.
CONNECTION DIAGRAMS DIP
(TOP VIEW)
Q0
16
Q1
15
Q1
14
E0–1 GND
13
12
Q2
11
Q2
10
Q3
9
16
SN54/74LS75
SN54/74LS77
4-BIT D LATCH
LOW POWER SCHOTTKY
J SUFFIX
CERAMIC
CASE 620-09
1
SN54 / 74LS75
N SUFFIX
PLASTIC
CASE 648-08
1
1
Q0
Q0
14
2
D0
Q1
13
3
D1
4
5
E2–3 VCC
NC
10
6
D2
Q2
9
7
D3
Q3
8
8
Q3
16
E0–1 GND
12
11
16
1
D SUFFIX
SOIC
CASE 751B-03
SN54 / 74LS77
J SUFFIX
CERAMIC
CASE 632-08
14
1
1
D0
PIN NAMES
2
D1
3
E2–3
4
VCC
5
D2
6
D3
7
NC
LOADING
(Note a)
HIGH
LOW
0.25 U.L.
1.0 U.L.
1.0 U.L.
5 (2.5) U.L.
5 (2.5) U.L.
D1–D4
E0–1
E2–3
Q1–Q4
Q1–Q4
Data Inputs
Enable Input Latches 0, 1
Enable Input Latches 2, 3
Latch Outputs (Note b)
Complimentary Latch Outputs (Note b)
0.5 U.L.
2.0 U.L.
2.0 U.L.
10 U.L.
10 U.L.
14
1
N SUFFIX
PLASTIC
CASE 646-06
NOTES:
a) 1 Unit Load (U.L.) = 40
µA
HIGH.
b) The Output LOW drive factor is 2.5 U.L. for Military (54) and 5 U.L. for Commercial (74)
Temperature Ranges.
14
1
D SUFFIX
SOIC
CASE 751A-02
TRUTH TABLE
(Each latch)
ORDERING INFORMATION
tn
D
H
L
tn + 1
Q
H
L
NOTES:
tn = bit time before enable
negative-going transition
tn+1 = bit time after enable
negative-going transition
SN54LSXXJ
SN74LSXXN
SN74LSXXD
Ceramic
Plastic
SOIC
FAST AND LS TTL DATA
5-1

SN54LS77相似产品对比

SN54LS77 74LS77 SN74LS75 SN74LS77
描述 4-BIT D LATCH LOW POWER SCHOTTKY 4-BIT D LATCH LOW POWER SCHOTTKY 4-BIT D LATCH LOW POWER SCHOTTKY 4-BIT D LATCH LOW POWER SCHOTTKY
[求助]MSP430F247程序丢失的问题。
使用MSP430F247做项目。在生产过成中,发现有些机器反复拔插电源后,系统没反应。用仿真器读出MSP430F247的程序,发现0X8000-0X81FF的程序全部被清成0XFF。反应给FAE,他们说可能是复位时序不对 ......
wowow 微控制器 MCU
异步FIFO 问题
FIFO 异步用在什么地方?用SPI 和uart不可能用异步, 因为SPI 有一个同步的时钟、而uart 有固定的波特率。对吗?...
peng_hui 嵌入式系统
请高手捉虫!
library IEEE ;use IEEE.std_logic_1164.all ;use IEEE.std_logic_unsigned.all ;use IEEE.numeric_std.all ;entity key1 isport ( Clk_I : in std_logic ; Rst_I : in std_logic ; key_I : i ......
eeleader FPGA/CPLD
图中33ohm电阻的阻值该如何确定
如图是低电压检测电路,当电压不低于4V时,BC547(最左边的三极管)导通,从而导致后面两个三极管截止,LED灯熄灭,当电压低于4V时,BC547(最左边的三极管)截止,这时VCC通过330K和33ohm的电阻对1 ......
zhang4689638 模拟电子
MC9S08QE32 SCI 通信
大家好! 我们用MC9S08QE32发现串口数据紊乱,但是用MC9S08QE128发现程序正常,请问大家是什么原因? 下面是我们的测试代码: unsigned char *string1=" Welcome "; MCU_Init(); ......
茂xiang NXP MCU
PWM直流电机调速怎样测量电流?
想做一个直流电机PWM调速板,为了保护功率管做个过流保护,在功率管上串个采样电阻到地,采样电压经过阻容滤波后到单片机AD检测控制,在电机上串了几种电流表测量,PWM占空比不同时检测出的电流 ......
zhangli7322 51单片机

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1468  1604  2892  1207  148  30  33  59  25  3 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved