电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

RSB3VT05170124

产品描述Barrier Strip Terminal Block, 15A, 1 Row(s), 1 Deck(s)
产品类别连接器    接线终端   
文件大小194KB,共8页
制造商Thomas & Betts Corporation
官网地址http://www.tnb.com/
下载文档 详细参数 全文预览

RSB3VT05170124概述

Barrier Strip Terminal Block, 15A, 1 Row(s), 1 Deck(s)

RSB3VT05170124规格参数

参数名称属性值
厂商名称Thomas & Betts Corporation
Reach Compliance Codeunknown
ECCN代码EAR99
其他特性POLYPROPYLENE, 94V-2
紧固方法SCREW
制造商序列号RSB3
安装类型BOARD
层数1
行数1
通路数5
额定电流15 A
额定电压300 V
安全认证UL; CSA
端子和端子排类型BARRIER STRIP TERMINAL BLOCK
线规14 AWG

文档预览

下载PDF文档
Barrier Strips
Tri-Barriers
0.325” PITCH
SERIES #4
TRI-BARRIER
P
HYSICAL
P
ROPERTIES
H
OUSING
M
ATERIAL
:
Polyamide
F
LAMMABILITY
:
UL94V-0
C
OLOR
:
Black
T
ERMINAL
T
ERMINALS
:
Bright acid tin over copper alloy
S
CREWS
:
#4-40 steel, zinc plating with clear chromate
coating. Wire clamping screw standard. Binding head
screw with undercut optional.
4PCV-06
M
ECHANICAL
P
ITCH
(T
ERMINAL
S
PACING
):
0.325”
R
ECOMMENDED
PCB H
OLE
D
IA
.:
1.8mm (.073”)
R
ECOMMENDED
T
IGHTENING
T
ORQUE
:
7 in.-lbs. max.
E
LECTRICAL
P
ROPERTIES
M
AXIMUM
C
URRENT
:
20A
O
PERATING
V
OLTAGE
:
150V/300V (limited rating)
W
IRE
R
ANGE
:
14-22 AWG
(For Dual Pin Configuration) 9,0
.351
1,8
Dia.
4,6
(.073)
(.18)
E
NVIRONMENTAL
P
ROPERTIES
O
PERATING
T
EMPERATURE
R
ANGE
:
105°C max.
5,8
(.23)
8,3
(.325)
6,3
(.25)
3,8
Dia.
(.150)
Right Angle
Printed Circuit Board Layout
Vertical
4,8
(.19)
4,6
(.18)
Suggested
Panel Cutout
3,8
Dia.
(.15)
6,3
(.25)
3,5
(.14)
8,6
(.34)
5,8
(.23)
4,8
(.19)
3,8
Dia.
(.15)
6,3
(.25)
1,4
(.055)
Right Angle
Printed Circuit Board Layout
Center
®
LR30811
E54800
Thomas & Betts Electronics/OEM Division Tel: 901-252-5000 Fax: 901-252-1312
Dimensions shown are for reference only. Dimensions are in millimeters (inches.)
60
用C语言设计面向对象的程序探讨---嵌入式设计必须的
大家都来参与一下啊 这段时间一直用C编程,看到过一款平台的SDK用C的面向对象方法实现,很棒。 我在这方面还是个新手,只有一些基本的感性认识,所以大家都来说说,谈谈自己C实现面向对象 ......
圆圈 编程基础
【我给XILINX资源中心做贡献】Xilinx芯片所有关于PCI Express接口的DMA源代码
Xilinx芯片所有关于PCI Express接口的DMA源代码...
wanghongyang FPGA/CPLD
volatile关键字的作用
本帖最后由 dontium 于 2015-1-23 13:25 编辑 volatile提醒编译器它后面所定义的变量随时都有可能改变,因此编译后的程序每次需要存储或读取这个变量的时候,都会直接从变量地址中读取数据。如 ......
虾段 模拟与混合信号
我感觉程序中读写硬件没问题,但为什么却写失败?,大家帮我分析一下
MessageBox(_T("111111111111111"),NULL,MB_OK); /******************************************/ *ptPA=0x00;//写数据成功 RunOrStopFlag=1; int pb1,pb4,pb5; pb1=((*ptPB) ......
pmns 嵌入式系统
FLASH 8M-16文件系统设计,请给思路,文档或者代码
NAND的FLASH,8M或者16M,设计一套管理文件的系统,至少能创建删除文件,读写文件。 请各位帮忙,介绍些文档,网站或者代码例子给我。 谢谢。...
wxiaojin 嵌入式系统
猫叔的FPGA时序约束教程
时序约束是FPGA设计中最基本也是最重要的步骤之一,当然,也是难点之一。相信很多朋友都有过跟我一样的经历,看望很多讲时序约束的文章,对建立/保持时间一顿分析,自己好不容易理解了,发现并 ......
arui1999 下载中心专版

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1481  2363  1449  1409  2073  30  48  29  42  20 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved