电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NC14M0000DGR

产品描述LVDS Output Clock Oscillator, 14MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NC14M0000DGR概述

LVDS Output Clock Oscillator, 14MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NC14M0000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率14 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
一些全国大学生电子设计大赛作品
第四届(应该是1999年?)一等奖作品, A题的15009...
kejuyuan 聊聊、笑笑、闹闹
SiTime样品中心为中国工程师恭送晶振,喜迎新年
1-220MHz任意频率SiTime硅晶振免费样品申请,多种尺寸7050、5032、3225、2520、2016和电压。 新年新选择,改变从新开始。前十名申请者另外还可以领取2.015MHz、20.15MHz、201.5MHz其中一种晶 ......
sitime样品中心 综合技术交流
联华电子发布WiMAX射频收发IC,噪音指数仅1.78dB
联华电子(UMC)日前成功研发出一颗适用于WiMAX系统的高效能、高整合度射频收发机芯片。该项设计操作于5GHz低噪声放大器之下,所达到的噪音指数号称仅1.78dB;其于低电 ......
gaoyanmei PCB设计
请教RL78的stop模式
文档中有: (2) STOP 模式 通过执行 STOP 指令进入 STOP 模式。STOP 模式是停止高速系统时钟振荡电路和高速内部振荡器的振荡并且停止整个系统的模式。能大幅度地降低 CPU 的工作电流。 因 ......
wdliming 瑞萨MCU/MPU
跟初学者简单聊聊HASL、OSP之类的概念及选择
本帖原本是给某网友的解答,因说清楚涉及的内容较多,想想不如单独发出来,这样也许对更多初学者有益。 HASL=Hot Air Solder Level,热风整平,即用温度足够的高速热风吹浸过锡的PCB表面,把 ......
chunyang PCB设计
80V耐压,5V/2.1A高压电源方案
本帖最后由 小小芯 于 2018-9-12 10:04 编辑 用于DC10V~80V 输入,输出5V,输出最大2.1A 的应用演示,转换效率可以达到90%以上。 ...
小小芯 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1624  1394  817  2275  1534  33  29  17  46  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved