电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

571QKAFREQDG

产品描述CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8
产品类别无源元件    振荡器   
文件大小316KB,共26页
制造商Silicon Laboratories Inc
下载文档 详细参数 全文预览

571QKAFREQDG概述

CMOS Output Clock Oscillator, 10MHz Min, 945MHz Max, ROHS COMPLIANT PACKAGE-8

571QKAFREQDG规格参数

参数名称属性值
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRISTATE; ENABLE/DISABLE FUNCTION; TRAY
最大控制电压3.3 V
最小控制电压
最长下降时间0.35 ns
频率调整-机械NO
频率偏移/牵引率295 ppm
频率稳定性100%
线性度10%
制造商序列号SI571
安装特点SURFACE MOUNT
最大工作频率945 MHz
最小工作频率10 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES

文档预览

下载PDF文档
Si 5 7 0 / S i 5 7 1
P
R E L I M I N A R Y
D
A TA
S
H E E T
A
N Y
- R
A T E
I
2
C P
R O G R A M M A B L E
XO/VCXO
Features
Any-rate programmable output
frequencies from 10 to 945 MHz and
select frequencies to 1.4 GHz
I
2
C serial interface
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available LVPECL, CMOS,
LVDS, and CML outputs
Industry-standard 5x7 mm
package
Pb-free/RoHS-compliant
1.8, 2.5, or 3.3 V supply
Si5602
Applications
SONET / SDH
xDSL
10 GbE LAN / WAN
Low-jitter clock generation
Optical modules
Clock and data recovery
Ordering Information:
See page 21.
Description
The Si570 XO/Si571 VCXO utilizes Silicon Laboratories’ advanced DSPLL
®
circuitry to provide a low-jitter clock at any frequency. The Si570/Si571 are
user-programmable to any output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz with <1 ppb resolution. The device is programmed
via an I
2
C serial interface. Unlike traditional XO/VCXOs where a different
crystal is required for each output frequency, the Si57x uses one fixed-
frequency crystal and a DSPLL clock synthesis IC to provide any-rate
frequency operation. This IC-based approach allows the crystal resonator to
provide exceptional frequency stability and reliability. In addition, DSPLL
clock synthesis provides superior supply noise rejection, simplifying the task
of generating low-jitter clocks in noisy environments typically found in
communication systems.
Pin Assignments:
See page 20.
(Top View)
SDA
7
NC
1
2
3
8
SCL
6
5
4
V
DD
OE
GND
CLK–
CLK+
Functional Block Diagram
V
DD
CLK-
CLK+
Si570
SDA
7
Fixed
Frequency
XO
Any-rate
10-1400 MHz
®
DSPLL Clock
Synthesis
V
C
SCL
1
2
3
8
SCL
6
5
4
V
DD
SDA
OE
GND
CLK–
CLK+
Si571 only
ADC
OE
V
C
GND
Si571
Si570/Si571
Rev. 0.31 8/07
Copyright © 2007 by Silicon Laboratories
This information applies to a product under development. Its characteristics and specifications are subject to change without notice.
TMS320C54x中文教程
对CPU和外设,增强型外设,基本系统设计,应用系统设计等都进行了详细的讲解 ...
wujianwei3980 DSP 与 ARM 处理器
protues学习视频教程谁有/
本人爱好单片机设计, 听说protues比较好, 由于口袋空空, 所以自己想自学, 苦于没有教程, 没什么长进,但求好心人能帮忙。 将非常感谢。...
whatwhatkit 嵌入式系统
求助:拔了下载线,下载的程序就不运行了怎么?
我在使用430f1611过程中,遇到一个问题,希望大家帮帮忙。就是我通过JTAG14座连接下载线进行程序下载后,程序正常运行。而当拔下下载线后,程序就不运行了,比如该亮的不亮的,该响的不响了;板 ......
axlylee 微控制器 MCU
TI 电池管理系列研讨会开始报名啦!
今年夏天,德州仪器(TI) TI 电池管理系列研讨会将在四个城市重磅推出,为您带来最新最炫的电池管理技术和解决方案。我们将竭诚为您介绍顶尖快速充电和无线充电技术,以及各类符合市场最新潮流的 ......
EEWORLD社区 模拟与混合信号
做了一个摸鱼锻炼手指模块,敲敲就发电
锻炼手指肌肉,敲得越快,发电越多! 6410130b2c6096a6ac0dd3928364e099db55bc ...
swirfe 分立器件
铺铜后出现如下错误,如何修改
应该都是一个错误很多,500个。如何修改啊!着急哇!不知道哪里可以修改这个规则! ...
xueyongchao8805 PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 262  1558  1346  1349  2573  13  3  4  11  24 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved