电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531MA21M0000DG

产品描述LVPECL Output Clock Oscillator, 21MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531MA21M0000DG概述

LVPECL Output Clock Oscillator, 21MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531MA21M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率21 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
全国大学生电子设计竞赛模板
本帖最后由 paulhyde 于 2014-9-15 09:26 编辑 希望对即将参加国赛的童鞋有所帮助! 本帖最后由 帅帅的友哥哥 于 2011-8-28 16:50 编辑 ] ...
帅帅的友哥哥 电子竞赛
印刷机的控制(z)
间歇式轮转机控制系统组成:主机控制系统主要完成印刷套位,张力控制及二次印刷。 辅助由张力送料,表面处理,纠偏控制,断料破料接头检测,机座左右位置控制,版筒左右上下相位自动微调整,数 ......
wdxyx 工业自动化与控制
CubeSuite+进阶使用
之前说了软件崩溃,然后在群里求助无门,没办法,工程师遇到问题大多数情况是需要自己去解决的,所以,在此不得不提下,作为一个优秀的工程师真的需要一个过硬的心理素质。好啦废话不多说,分享 ......
不足论 瑞萨MCU/MPU
【EEWORLD第二十四届】2011年03月社区明星人物揭晓!
最近有不少网友感慨时间过得真快!是呀,又到该公布社区明星人物的时候了!感谢3月份大家的辛苦付出,在这里评出一些奉献比较突出的朋友! 3月优秀版主评选 61881 特表表扬:daicheng ......
EEWORLD社区 为我们提建议&公告
POS机一般用哪家的ARM芯片!
RT, 想请教各位达人, POS机一般选用哪家的ARM芯片?...
zhaolequan ARM技术
各位大侠帮哈忙
求一份关于EP2C8Q208C8N的封装信息...
xihuayanglin FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2663  237  2424  2406  1892  34  48  6  49  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved