电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530JC87M0000DG

产品描述CMOS Output Clock Oscillator, 87MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530JC87M0000DG概述

CMOS Output Clock Oscillator, 87MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530JC87M0000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率87 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS
物理尺寸7.0mm x 5.0mm x 1.85mm
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
你问我答——AMP03的内部运放增益问题
AMP03是单元增益的差分运放,那么其的内部运放增益该是多少呢? 就是想知道片子里的运放哦 官方的资料: http://www.analog.com/zh/specialty-amplifiers/current-sense-amplifiers/amp03/p ......
sacq ADI 工业技术
MSP430 G2系列 外接晶振多种选择问题。
本帖最后由 helloxieyu 于 2014-8-15 15:26 编辑 MSP430 G2系列 外接晶振多种选择问题。 1. 外部除了可以接32.768K无源晶体,还能否接其他频率的无源晶体,如1M,2M,的无源晶体。 2. 外 ......
helloxieyu 微控制器 MCU
为啥我的ccs5没有自动补全。。。
如题。。设置里面打开了. -〉 ::等操作符的检测,可在操作寄存器的时候就是没法自动补全。。include了正确的头文件,写出来的程序编译无误,能够烧到flash里,就是不能自动补全寄存器结构体。。 ......
xxxxfghjxxxx 微控制器 MCU
【NUCLEO-WL55JC2测评3 】搭建NUCLEO-WL55JC2 MDK开发与测试环境
本帖最后由 nich20xx 于 2020-7-3 22:50 编辑 # 1 前言 对NUCLEO-WL55JC2有了一个系统认识后, 开始跑NUCLEO-WL55JC2的示例代码。 由于目前非常好用的STM32CubeMX暂时不能自动生成C代码, ......
nich20xx 测评中心专版
湖北做电子朋友一定看过来
www.jzlsdz.com给您提供一个平台...
fighting 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1009  1314  1060  145  1119  7  24  58  57  2 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved