电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531AB1124M00BGR

产品描述LVPECL Output Clock Oscillator, 1124MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531AB1124M00BGR概述

LVPECL Output Clock Oscillator, 1124MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531AB1124M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1124 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
今天早上看到这个“三大电信运营商全部发TD-LTE牌照”
本帖最后由 jameswangsynnex 于 2015-3-3 20:03 编辑 感觉有些真假难辨啊! 117560 ...
wstt 消费电子
谁有DS1302用LCD12864显示的程序啊,我写进去对的高分采纳,不要温度什么的
谁有DS1302用LCD12864显示的程序啊,我写进去对的高分采纳,不要温度什么的...
ylf175300 51单片机
TL TMS320C6748开发板使用手册
本手册基于创龙TMS320C6748开发板开发环境进行编写,提供了详细可靠的流程提示与步骤说明,注意事项均在备注中进行说明,含丰富彩图,适合初步接触TMS320C6748硬件开发的伙伴跟随进行开发,希望 ......
Tronlong818 下载中心专版
evc中运行模拟器
我在evc下编写了两个程序(单独的两个),一个是tcpserver,一个是tcpclient。两个都编译成功了。我先运行tcpserver,模拟器也打开了tcpserver中设计的界面,我再运行tcpclient,原来的tcpserve ......
chenjing1986 嵌入式系统
单片机实现0分0秒--60分的计时,不用太准确,请给个思路.
如题, 别用延时,用定时器实现长时间延时,谢谢....
bing 嵌入式系统
天气好料
这两天天气还不错,上周休息了三天,周四上了一天班,回家就又发烧,第二天没办法只能再休息了. 希望这几天快点好起来:loveliness: 祝大家也身体健康...
shicong 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2667  22  1678  538  197  13  3  7  47  33 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved