电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3P250-1FG144C

产品描述Field Programmable Gate Array, 6144 CLBs, 250000 Gates, 350MHz, CMOS, PBGA144, 1 MM PITCH, FBGA-144
产品类别可编程逻辑器件    可编程逻辑   
文件大小3MB,共192页
制造商Microsemi
官网地址https://www.microsemi.com
下载文档 详细参数 全文预览

A3P250-1FG144C概述

Field Programmable Gate Array, 6144 CLBs, 250000 Gates, 350MHz, CMOS, PBGA144, 1 MM PITCH, FBGA-144

A3P250-1FG144C规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Microsemi
包装说明LBGA,
Reach Compliance Codeunknown
最大时钟频率350 MHz
JESD-30 代码S-PBGA-B144
JESD-609代码e0
长度13 mm
湿度敏感等级3
可配置逻辑块数量6144
等效关口数量250000
端子数量144
最高工作温度70 °C
最低工作温度
组织6144 CLBS, 250000 GATES
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
峰值回流温度(摄氏度)235
可编程逻辑类型FIELD PROGRAMMABLE GATE ARRAY
认证状态Not Qualified
座面最大高度1.55 mm
最大供电电压1.575 V
最小供电电压1.425 V
标称供电电压1.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层TIN LEAD SILVER
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度13 mm

文档预览

下载PDF文档
v2.0
Automotive ProASIC
®
3 Flash Family FPGAs
with Grade 2 and Grade 1 AEC-Q100 Support
Features and Benefits
High-Temperature AEC-Q100–Qualified Devices
Grade 2 105°C T
A
(115°C T
J
)
Grade 1 125°C T
A
(135°C T
J
)
PPAP Documentation
Only Automotive FPGAs to Offer Firm-Error Immunity
Can Be Used Without Configuration Upset Risk
60 k to 1 Million System Gates
Up to 144 kbits of SRAM
Up to 300 User I/Os
130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS
Automotive Process
Live-at-Power-Up (LAPU) Level 0 Support
Single-Chip Solution
Retains Programmed Design When Powered Off
1 kbit of FlashROM with Synchronous Interface
350 MHz System Performance
3.3 V, 66 MHz 64-Bit PCI
Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption via JTAG (IEEE 1532–
compliant)
FlashLock
®
to Secure FPGA Contents (anti-tampering)
®
Low Power
1.5 V Core Voltage
Support for 1.5-V-Only Systems
Low-Impedance Flash Switches
Segmented, Hierarchical Routing and Clock Structure
High-Performance, Low-Skew Global Network
Architecture Supports Ultra-High Utilization
700 Mbps DDR, LVDS-Capable I/Os
1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
Bank-Selectable I/O Voltages—Up to 4 Banks per Chip
Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X, and
LVCMOS 2.5 V / 5.0 V Input
Differential I/O Standards: LVPECL, LVDS, BLVDS, and
M-LVDS (A3P250 and A3P1000)
I/O Registers on Input, Output, and Enable Paths
Hot-Swappable and Cold-Sparing I/Os
Programmable Output Slew Rate and Drive Strength
Weak Pull-Up/-Down
IEEE 1149.1 (JTAG) Boundary Scan Test
Pin-Compatible Packages Across the Automotive
ProASIC3 Family
Six CCC Blocks, One with an Integrated PLL
Configurable Phase Shift, Multiply/Divide, Delay
Capabilities, and External Feedback
Wide Input Frequency Range (1.5 MHz up to 350 MHz)
Variable-Aspect-Ratio 4,608-Bit RAM Blocks (×1, ×2,
×4, ×9, and ×18 Organizations Available)
High-Performance Routing Hierarchy
Firm-Error Immune
High Capacity
Advanced I/O
Reprogrammable Flash Technology
On-Chip User Nonvolatile Memory
High Performance
In-System Programming (ISP) and Security
Clock Conditioning Circuit (CCC) and PLL
SRAMs
Table 1 •
Automotive ProASIC3 Product Family
A3P060
60 k
1,536
18
4
1k
Yes
1
18
2
96
VQ100
FG144
ProASIC3 Devices
System Gates
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
4,608-Bit Blocks
FlashROM Bits
Secure (AES) ISP
Integrated PLL in CCCs
VersaNet Globals*
I/O Banks
Maximum User I/Os
Package Pins
VQFP
FBGA
A3P125
125 k
3,072
36
8
1k
Yes
1
18
2
133
VQ100
FG144
A3P250
250 k
6,144
36
8
1k
Yes
1
18
4
157
VQ100
FG144, FG256
A3P1000
1M
24,576
144
32
1k
Yes
1
18
4
300
FG144, FG256, FG484
Note:
*Six chip-wide (main) globals and three additional global networks in each quadrant are available.
August 2007
© 2007 Actel Corporation
i
See the Actel website for the latest version of the datasheet.
下午2点微信群语音答疑:Vicor电源专家答网友的电源设计问题
活动起源:本次答疑为Vicor“脉冲负载的电源设计”主题活动结束后的彩蛋,特别邀请Vicor电源专家,从参与活动网友提出的问题中,选择至少10个问题为网友进行微信语音解答。感兴趣的网友欢迎入群 ......
EEWORLD社区 电源技术
FPGA不用的I/O引脚和时钟输入引脚怎么办?
FPGA不用的I/O引脚和时钟输入引脚怎么办? 通常一些几种解决办法: 1。 悬空,但如果是CMOS电平,不推荐上面的处理方法 2。 设置三态输入,需要程序运行,配置后起作用。 3。 没有管 ......
eeleader FPGA/CPLD
困惑!
我用的是F449的学习版,我先把直流发生器关了(SCG0=1)这时FLL+停止工作了,也把(XT2OFF=0)关断了,并且MCLK也没有选择LFXT1CLK(即:FLL_CTL1=0x54),为什么程序还能运行呢?请大家指点一 ......
tjhm 微控制器 MCU
超声波传感器应用
本帖最后由 paulhyde 于 2014-9-15 09:22 编辑 超声波传感器应用。urm32传感器资料。。高灵敏度,同时可以测温。 ...
qixiangyujj 电子竞赛
移动通信平台中使用的双路电源控制器MAX1715
移动通信平台中使用的双路电源控制器MAX1715 摘要:讨论了MAX1715在移动通信平台中的应用方法,电路设计,参数计算及实验电路和实验结果。 关键词:移动通信平台;双路电源控制器;自动脉宽跳变 ......
zbz0529 电源技术
Ti的C28x系列的ADC经验
笔者使用过的项目中,使用的ADC都是DSP的片内ADC,使用片内ADC的好处是,转换速度快,节约成本,这是相比片外ADC的优势。 DSP_28069的ADC精度是12位,DSP_28377D的ADC精度可以选择为12位,也 ......
Jacktang 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 408  23  1938  1776  849  34  51  39  44  15 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved