电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DB658M000DG

产品描述CMOS/TTL Output Clock Oscillator, 658MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DB658M000DG概述

CMOS/TTL Output Clock Oscillator, 658MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DB658M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率658 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
大家作息时间是怎样的,白天精力怎么样?
有一段时间我每天十点钟就睡觉,大概二十分钟睡着,早上六点半起,精力充沛,现在晚上看看电视剧看看电影什么的,经常是十一点十二点再睡,早上差不多六点四十起,也就是个不困,感觉精力差了点 ......
mmmllb 聊聊、笑笑、闹闹
给单片机学习入门者
51单片机下载线制作电路图,软件用的是 Easy 51Pro2.0 9060 本帖最后由 pxy94 于 2008-4-9 10:44 编辑 ]...
pxy94 单片机
西安嵌入式俱乐部 QQ群: 76450856
西安嵌入式俱乐部 QQ群: 76450856...
jcz100 嵌入式系统
支持手机电视三大标准,高通推出单芯片通用Modem
美国高通公司(Qualcomm)日前公布了其单芯片通用广播调制解调器(UBM:Universal Broadcast Modem)解决方案,该解决方案能支持全球三大领先的移动广播标准。UBM解决方案将全球三大领先的手机电视 ......
liudong2008lldd 无线连接
DDK的TESTCAP的问题
我开始学习驱动,在调试TESTCAP这个例子,现在有个问题,就是不知道它的色彩条码是怎么产生的,请各位帮忙指点一下,谢谢!...
guowangguo 嵌入式系统
迅为i.MX6ULL终结者线程基础线程终止与回收
线程终止: 1.start_routine回调函数执行return; 2.线程自身调用pthread_exit(); 3.其他线程调用pthread_cancel(ID)将此进程终止; 任意线程调用exit()使整个进程退出。 线程回收:线 ......
遥寄山川 ARM技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2851  2652  1351  2217  1819  31  8  24  18  36 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved