电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74HC73

产品描述HC/UH SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
产品类别半导体    逻辑   
文件大小87KB,共16页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
下载文档 详细参数 选型对比 全文预览

74HC73概述

HC/UH SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14

HC/UH系列, 双负边沿触发JK触发器, 互补输出, PDSO14

74HC73规格参数

参数名称属性值
功能数量2
端子数量14
最大工作温度125 Cel
最小工作温度-40 Cel
最大供电/工作电压6 V
最小供电/工作电压2 V
额定供电电压5 V
加工封装描述3.90 MM, PLASTIC, MS-012, SOT-108-1, SO-14
无铅Yes
欧盟RoHS规范Yes
中国RoHS规范Yes
状态ACTIVE
工艺CMOS
包装形状RECTANGULAR
包装尺寸SMALL OUTLINE
表面贴装Yes
端子形式GULL WING
端子间距1.27 mm
端子涂层NICKEL PALLADIUM GOLD
端子位置DUAL
包装材料PLASTIC/EPOXY
温度等级AUTOMOTIVE
系列HC/UH
逻辑IC类型J-K FLIP-FLOP
位数2
输出极性COMPLEMENTARY
传播延迟TPD240 ns
触发器类型NEGATIVE EDGE
最大-最小频率24 MHz

文档预览

下载PDF文档
74HC73
Dual JK flip-flop with reset; negative-edge trigger
Rev. 04 — 19 March 2008
Product data sheet
1. General description
The 74HC73 is a high-speed Si-gate CMOS device that complies with JEDEC
standard no. 7A. It is pin compatible with Low-power Schottky TTL (LSTTL).
The 74HC73 is a dual negative-edge triggered JK flip-flop featuring individual J, K, clock
(nCP) and reset (nR) inputs; also complementary nQ and nQ outputs.
The J and K inputs must be stable one set-up time prior to the HIGH-to-LOW clock
transition for predictable operation.
The reset (nR) is an asynchronous active LOW input. When LOW, it overrides the clock
and data inputs, forcing the nQ output LOW and the nQ output HIGH.
Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock
rise and fall times.
2. Features
I
Low-power dissipation
I
Complies with JEDEC standard no. 7A
I
ESD protection:
N
HBM JESD22-A114E exceeds 2000 V
N
MM JESD22-A115-A exceeds 200 V
I
Multiple package options
I
Specified from
−40 °C
to +80
°C
and from
−40 °C
to +125
°C
3. Ordering information
Table 1.
Ordering information
Package
Temperature range Name
74HC73N
74HC73D
74HC73DB
74HC73PW
−40 °C
to +125
°C
−40 °C
to +125
°C
−40 °C
to +125
°C
−40 °C
to +125
°C
DIP14
SO14
SSOP14
Description
plastic dual in-line package; 14 leads (300 mil)
plastic small outline package; 14 leads; body width 3.9 mm
plastic shrink small outline package; 14 leads; body width
5.3 mm
Version
SOT27-1
SOT108-1
SOT337-1
SOT402-1
Type number
TSSOP14 plastic thin shrink small outline package; 14 leads; body
width 4.4 mm

74HC73相似产品对比

74HC73 74HC73N
描述 HC/UH SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14 HC/UH SERIES, DUAL NEGATIVE EDGE TRIGGERED J-K FLIP-FLOP, COMPLEMENTARY OUTPUT, PDSO14
功能数量 2 2
端子数量 14 14
表面贴装 Yes NO
端子形式 GULL WING THROUGH-HOLE
端子位置 DUAL DUAL
温度等级 AUTOMOTIVE AUTOMOTIVE
系列 HC/UH HC/UH
位数 2 2
输出极性 COMPLEMENTARY COMPLEMENTARY
触发器类型 NEGATIVE EDGE NEGATIVE EDGE
【L】新手,没钱!我现在想把从键盘得来的ASK码存到F060外接的FALSH中,怎样把ASK....
本帖最后由 辛昕 于 2018-9-6 21:58 编辑 我现在想把从键盘得来的ASK码存到F060外接的FALSH中,怎样把ASK码转为无符号整型?用C51。...
00448011 编程基础
MSP430F5529 ADC12_A初始化参考
typedef struct ADC_MemMap { union { uint16_t CTL0; struct { uint16_t SC :1; /* ADC12 Start Conversion */ uint16_t ENC :1; /* ADC12 Enable Conversio ......
火辣西米秀 微控制器 MCU
evc初始化问题,在线等,急!!!!!!
cListCtrol.SetExtendedStyle(LVS_EX_FULLROWSELECT|LVS_EX_GRIDLINES|LVS_EX_CHECKBOXES); LV_COLUMN lvc; lvc.mask=LVCF_FMT|LVCF_WIDTH|LVCF_TEXT; lvc.fmt = LVCFMT_LEFT; lvc.cx = ......
djxgirl 嵌入式系统
CC2530例程中AUTO_ACK自动应答的问题
如果屏蔽掉AUTO_ACK,就无法发数据,哪位大侠能给解答一下吗?谢谢啊...
zxb1717 无线连接
开发ARM9程序需要具备什么知识?
不了解硬件能开发ARM程序吗? 听有人说可以不用关心硬件,在PC上模拟成功后直接下载到芯片中既可。是不是这样?有六年的c、c#软件开发经验。 //解决以下问题,另开帖送分。 哪里有ARM的入 ......
10 ARM技术
我的板子只亮一个红色电源灯了 大神知道一下怎么维修
板子如图,请大神指教:victory:...
mingxinkeji 以拆会友

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 443  2319  2007  1230  1102  15  41  46  5  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved