电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB797M000DGR

产品描述LVPECL Output Clock Oscillator, 797MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB797M000DGR概述

LVPECL Output Clock Oscillator, 797MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB797M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率797 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
现场总线、以太网和无线技术 谁会是未来的工业通信主流
现场总线、以太网和无线技术谁会是未来的工业通信主流?在寻求答案之前,昌晖仪表对目前工业通信领域的三大主流技术:以太网技术、现场总线技术、工业无线技术做简单介绍。 随着通信需求快速 ......
yunrun 工业自动化与控制
求讲解升压电路原理的电感问题
求讲解,如下图的升压电路原理,为什么有两个12T和80T电感? 648591 还有,这两个电感处升压原理是什么? ...
Aguilera 电源技术
能给手机充电的椅子 超有爱有木有?
156694 如果每个公园的椅子都能像 Soofa 一样可以用来充电,那真的是.... TheVerge 消息,波士顿地区的几处公园很快会迎来一批可以将太阳能转化为电能的智能充电椅 Soofa,这些椅子除了可给游 ......
Benjoy 能源基础设施
屏幕截图,注册表,IE问题
大家好!上次在这里请教的一个问题:界面的屏幕截图,截图后的图片是保存在硬盘里面的。 现在请教的问题:我的程序运行的平台是wince5.0,当我通过注册表使我的程序在我的wince系统 ......
tunersys 嵌入式系统
中级挑战明显比初级难啊
考了差不多得一个多小时把 真的挺难的 90162 这个 FLL应该是锁相把 不知道选A对不对 90163 只听过HID 很多单片机都带 这个没研究过 百度了好久都没找到 不知道怎么选 90164 又 ......
常见泽1 微控制器 MCU
电子竞赛模块-高速DDS(AD9854ASQ)模块板发行资料
本帖最后由 paulhyde 于 2014-9-15 03:29 编辑 AD9854详细资料 本帖最后由 364147694 于 2013-9-6 13:08 编辑 ] ...
364147694 电子竞赛

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1851  2106  700  1838  770  28  35  24  27  26 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved