电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索
 PDF数据手册

MQP4KE350E3

产品描述Trans Voltage Suppressor Diode, 400W, 284V V(RWM), Unidirectional, 1 Element, Silicon, DO-204AL, ROHS COMPLIANT, PLASTIC, DO-41, 2 PIN
产品类别分立半导体    二极管   
文件大小214KB,共4页
制造商Microsemi
官网地址https://www.microsemi.com
标准
下载文档 详细参数 全文预览

MQP4KE350E3概述

Trans Voltage Suppressor Diode, 400W, 284V V(RWM), Unidirectional, 1 Element, Silicon, DO-204AL, ROHS COMPLIANT, PLASTIC, DO-41, 2 PIN

MQP4KE350E3规格参数

参数名称属性值
是否Rohs认证符合
厂商名称Microsemi
零件包装代码DO-41
包装说明ROHS COMPLIANT, PLASTIC, DO-41, 2 PIN
针数2
Reach Compliance Codeunknown
ECCN代码EAR99
最大击穿电压385 V
最小击穿电压315 V
外壳连接ISOLATED
配置SINGLE
二极管元件材料SILICON
二极管类型TRANS VOLTAGE SUPPRESSOR DIODE
JEDEC-95代码DO-204AL
JESD-30 代码O-PALF-W2
JESD-609代码e3
湿度敏感等级1
最大非重复峰值反向功率耗散400 W
元件数量1
端子数量2
封装主体材料PLASTIC/EPOXY
封装形状ROUND
封装形式LONG FORM
峰值回流温度(摄氏度)NOT SPECIFIED
极性UNIDIRECTIONAL
最大功率耗散1.13 W
认证状态Not Qualified
最大重复峰值反向电压284 V
表面贴装NO
技术AVALANCHE
端子面层MATTE TIN
端子形式WIRE
端子位置AXIAL
处于峰值回流温度下的最长时间NOT SPECIFIED
平头哥Sipeed LicheeRV 86 Panel测评】6-测评总结
【平头哥Sipeed LicheeRV 86 Panel测评】+开箱点灯【平头哥Sipeed LicheeRV 86 Panel测评】二 硬件电路和资源平头哥Sipeed LicheeRV 86 Panel测评】三 玩debian linux系统 加ssh【平头哥Sipeed LicheeRV 86 Panel测评】四 debian python+tk 计算器【平头哥Sipeed LicheeRV...
damiaa 国产芯片交流
FPGA实验(三)基于HDL语言的VGA彩条信号显示
[postbg]3.jpg[/postbg][font=黑体][size=4]本次通过FPGA来实现VGA图像显示控制器,用来显示一些图形、文字或图像。本次效果实现横彩条、竖彩条、和棋盘格,先给大家展示一下效果:[/size][/font][font=黑体][size=5]横彩条:[/size][/font][font=黑体][size=5]竖彩条:[/size][/font][font=黑体][...
bqgup 创新实验室
半桥配置隔离端的供电
[i=s] 本帖最后由 天明 于 2014-8-31 20:48 编辑 [/i]>>...
天明 ADI参考电路
求助谁有4位led共阴(protel99se)封装
求助谁有4位led共阴(protel99se)pcb封装?小弟先谢谢了!!!...
wen06990234 PCB设计
OALPAtoVA出问题吗?寄存器不听使唤了??
我想利用2450的GPB3口的TOUT3功能发出PWM波。在Kernel/Oal/init.c下的OEMInit()中添加代码。下面是我的代码:volatile S3C2450_IOPORT_REG *s2450IOP = (S3C2450_IOPORT_REG *)OALPAtoVA(S3C2450_BASE_REG_PA_IOPORT, FALSE);volatile S3C2450_PWM_...
ruoruo1997 嵌入式系统
SOPC自定义外设(LED数码管扫描)的问题
[code]module Display(clk,data,addr,read_en,write_en,data_out,seg,lbit);input clk;input read_en,write_en;input [7:0]data;input [3:0]addr;output [7:0] seg;output [7:0] lbit;output [7:0]data_out;reg [7:0...
lxttian FPGA/CPLD

技术资料推荐更多

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 国产芯 大学堂 TI培训 Datasheet 电子工程 索引文件: 6  212  219  291  550 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2024 EEWORLD.com.cn, Inc. All rights reserved