电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

MACH230-15JC

产品描述EE PLD, 15ns, 128-Cell, CMOS, PQCC84,
产品类别可编程逻辑器件    可编程逻辑   
文件大小151KB,共29页
制造商Vantis Corporation
下载文档 详细参数 选型对比 全文预览

MACH230-15JC概述

EE PLD, 15ns, 128-Cell, CMOS, PQCC84,

MACH230-15JC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称Vantis Corporation
Reach Compliance Codeunknown
其他特性NO
最大时钟频率50 MHz
系统内可编程NO
JESD-30 代码S-PQCC-J84
JESD-609代码e0
JTAG BSTNO
专用输入次数2
I/O 线路数量64
宏单元数128
端子数量84
最高工作温度70 °C
最低工作温度
组织2 DEDICATED INPUTS, 64 I/O
输出函数MACROCELL
封装主体材料PLASTIC/EPOXY
封装代码QCCJ
封装等效代码LDCC84,1.2SQ
封装形状SQUARE
封装形式CHIP CARRIER
电源5 V
可编程逻辑类型EE PLD
传播延迟15 ns
认证状态Not Qualified
最大供电电压5.25 V
最小供电电压4.75 V
标称供电电压5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn/Pb)
端子形式J BEND
端子节距1.27 mm
端子位置QUAD

文档预览

下载PDF文档
FINAL
COM’L: -10/15/20
IND: -18/24
MACH230-10/15/20
High-Density EE CMOS Programmable Logic
DISTINCTIVE CHARACTERISTICS
84 Pins
128 Macrocells
10 ns t
PD
Commercial
18 ns t
PD
Industrial
100 MHz f
CNT
70 Inputs
64 Outputs
Lattice/Vantis
128 Flip-flops; 4 clock choices
8 “PAL26V16” blocks with buried macrocells
Pin-compatible with MACH130, MACH131,
MACH231, and MACH435
GENERAL DESCRIPTION
The MACH230 is a member of the high-performance
EE CMOS MACH 2 device family. This device has ap-
proximately twelve times the logic macrocell capability
of the popular PAL22V10 without loss of speed.
The MACH230 consists of eight PAL blocks intercon-
nected by a programmable switch matrix. The switch
matrix connects the PAL blocks to each other and to all
input pins, providing a high degree of connectivity be-
tween the fully-connected PAL blocks. This allows
designs to be placed and routed efficiently.
The MACH230 has two kinds of macrocell: output and
buried. The output macrocell provides registered,
latched, or combinatorial outputs with programmable
polarity. If a registered configuration is chosen, the reg-
ister can be configured as D-type or T-type to help
reduce the number of product terms. The register type
decision can be made by the designer or by the soft-
ware. All output macrocells can be connected to an I/O
cell. If a buried macrocell is desired, the internal feed-
back path from the macrocell can be used, which frees
up the I/O pin for use as an input.
The MACH230 has dedicated buried macrocells which,
in addition to the capabilities of the output macrocell,
also provide input registers for use in synchronizing
signals and reducing setup time requirements.
BLOCK DIAGRAM
If you would like to view
Block Diagram in full size,
please click on the box.
Publication#
14132
Rev.
I
Issue Date:
May 1995
Amendment
/0

MACH230-15JC相似产品对比

MACH230-15JC MACH230-10JC MACH230-20JC MACH230-18JI MACH230-24JI
描述 EE PLD, 15ns, 128-Cell, CMOS, PQCC84, EE PLD, 10ns, 128-Cell, CMOS, PQCC84, EE PLD, 20ns, 128-Cell, CMOS, PQCC84, EE PLD, 18ns, 128-Cell, CMOS, PQCC84, EE PLD, 24ns, 128-Cell, CMOS, PQCC84,
是否Rohs认证 不符合 不符合 不符合 不符合 不符合
厂商名称 Vantis Corporation Vantis Corporation Vantis Corporation Vantis Corporation Vantis Corporation
Reach Compliance Code unknown unknown unknown unknown unknown
其他特性 NO NO NO NO NO
最大时钟频率 50 MHz 77 MHz 40 MHz 40 MHz 32 MHz
系统内可编程 NO NO NO NO NO
JESD-30 代码 S-PQCC-J84 S-PQCC-J84 S-PQCC-J84 S-PQCC-J84 S-PQCC-J84
JESD-609代码 e0 e0 e0 e0 e0
JTAG BST NO NO NO NO NO
专用输入次数 2 2 2 2 2
I/O 线路数量 64 64 64 64 64
宏单元数 128 128 128 128 128
端子数量 84 84 84 84 84
最高工作温度 70 °C 70 °C 70 °C 85 °C 85 °C
组织 2 DEDICATED INPUTS, 64 I/O 2 DEDICATED INPUTS, 64 I/O 2 DEDICATED INPUTS, 64 I/O 2 DEDICATED INPUTS, 64 I/O 2 DEDICATED INPUTS, 64 I/O
输出函数 MACROCELL MACROCELL MACROCELL MACROCELL MACROCELL
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 QCCJ QCCJ QCCJ QCCJ QCCJ
封装等效代码 LDCC84,1.2SQ LDCC84,1.2SQ LDCC84,1.2SQ LDCC84,1.2SQ LDCC84,1.2SQ
封装形状 SQUARE SQUARE SQUARE SQUARE SQUARE
封装形式 CHIP CARRIER CHIP CARRIER CHIP CARRIER CHIP CARRIER CHIP CARRIER
电源 5 V 5 V 5 V 5 V 5 V
可编程逻辑类型 EE PLD EE PLD EE PLD EE PLD EE PLD
传播延迟 15 ns 10 ns 20 ns 18 ns 24 ns
认证状态 Not Qualified Not Qualified Not Qualified Not Qualified Not Qualified
最大供电电压 5.25 V 5.25 V 5.25 V 5.5 V 5.5 V
最小供电电压 4.75 V 4.75 V 4.75 V 4.5 V 4.5 V
标称供电电压 5 V 5 V 5 V 5 V 5 V
表面贴装 YES YES YES YES YES
技术 CMOS CMOS CMOS CMOS CMOS
温度等级 COMMERCIAL COMMERCIAL COMMERCIAL INDUSTRIAL INDUSTRIAL
端子面层 Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb) Tin/Lead (Sn/Pb)
端子形式 J BEND J BEND J BEND J BEND J BEND
端子节距 1.27 mm 1.27 mm 1.27 mm 1.27 mm 1.27 mm
端子位置 QUAD QUAD QUAD QUAD QUAD
建议论坛扫一下黄,有图为证
152379 这是什么情况? ...
yyk007 为我们提建议&公告
萌新求助篇
刚毕业的助理工程师,带我的师傅没有给我资料让我学习来到公司就让我测试和维修电路板,但是电路图有很多地方看不懂,希望能得到前辈们的帮助,推荐几本入门的书籍。谢谢! ...
梅花飘落孤人醉 模拟电子
.d43问题
烧录器只认。txt格式文件,但我只有。d43格式的文件 请问IAR软件怎么把D43格式转成TXT文件。...
wangjunaza 微控制器 MCU
什么是 802.11ay?
802.11ay是下一代 Wi-Fi 标准,它为 802.11 网络定义了一个新的物理层,以便在 60 GHz 毫米波频谱中运行。它将是现有 802.11ad 的扩展,旨在扩展吞吐量、范围和用例,包括:室内操作、室外回程 ......
石榴姐 无线连接
免费样片体验:EEworld邀你一起玩转TI 运放新秀-OPA388(已颁奖)
>>颁奖: 免费样片体验:EEworld邀你一起玩转TI 运放新秀-OPA388 >>优秀测评:颁奖:TI OPA388 测评优秀文章颁奖! 感谢 @nmg 的一帖:>> TI模拟新秀/荐品来了:DACs+数字隔离器+放 ......
EEWORLD社区 模拟与混合信号
青越峰轻松畅游绘制原理图库
1.语言可以直接 edit > change 2.原理图库简单直接的建立ctrl+N, 3.原理图库器件编辑的整体局部移动的快捷,快捷工具栏Select object inside aera > 右键 Move 后确认即可,勿需再次撤销选择 ......
tsingyue PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2914  1658  428  1212  522  29  34  49  15  23 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved