电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

HYMP564P72CP8-S5

产品描述240pin Registered DDR2 SDRAM DIMMs based on 512 Mb C ver.
产品类别存储    存储   
文件大小268KB,共26页
制造商SK Hynix(海力士)
官网地址http://www.hynix.com/eng/
标准
下载文档 详细参数 全文预览

HYMP564P72CP8-S5概述

240pin Registered DDR2 SDRAM DIMMs based on 512 Mb C ver.

HYMP564P72CP8-S5规格参数

参数名称属性值
是否Rohs认证符合
厂商名称SK Hynix(海力士)
零件包装代码DIMM
包装说明DIMM, DIMM240,40
针数240
Reach Compliance Codecompli
ECCN代码EAR99
访问模式SINGLE BANK PAGE BURST
最长访问时间0.4 ns
其他特性AUTO/SELF REFRESH; SEATED HGT-NOM; WD-MAX
最大时钟频率 (fCLK)400 MHz
I/O 类型COMMON
JESD-30 代码R-XDMA-N240
长度133.35 mm
内存密度536870912 bi
内存集成电路类型DDR DRAM MODULE
内存宽度8
功能数量1
端口数量1
端子数量240
字数67108864 words
字数代码64000000
工作模式SYNCHRONOUS
最高工作温度55 °C
最低工作温度
组织64MX8
输出特性3-STATE
封装主体材料UNSPECIFIED
封装代码DIMM
封装等效代码DIMM240,40
封装形状RECTANGULAR
封装形式MICROELECTRONIC ASSEMBLY
峰值回流温度(摄氏度)NOT SPECIFIED
电源1.8 V
认证状态Not Qualified
刷新周期8192
座面最大高度30 mm
自我刷新YES
最大待机电流0.522 A
最大压摆率2.72 mA
最大供电电压 (Vsup)1.9 V
最小供电电压 (Vsup)1.7 V
标称供电电压 (Vsup)1.8 V
表面贴装NO
技术CMOS
温度等级COMMERCIAL
端子形式NO LEAD
端子节距1 mm
端子位置DUAL
处于峰值回流温度下的最长时间NOT SPECIFIED
宽度4 mm

文档预览

下载PDF文档
240pin Registered DDR2 SDRAM DIMMs based on 512 Mb C ver.
This Hynix registered Dual In-Line Memory Module (DIMM) series consists of 512Mb C ver. DDR2 SDRAMs in Fine Ball
Grid Array (FBGA) packages on a 240pin glass-epoxy substrate. This Hynix 512Mb C ver. based Registered DDR2 DIMM
series provide a high performance 8 byte interface in 133.35mm width form factor of industry standard. It is suitable
for easy interchange and addition.
ORDERING INFORMATION
Part Name
HYMP564R72CP8-E3/C4
HYMP564P72CP8-E3/C4/Y5/S5
HYMP512R72CP8-E3/C4
HYMP512P72CP8-E3/C4/Y5/S5
HYMP512R72CP4-E3/C4
HYMP512P72CP4-E3/C4/Y5/S5
HYMP525R72CP4-E3/C4
HYMP525P72CP4-E3/C4/Y5/S5
Density
512MB
512MB
1GB
1GB
1GB
1GB
2GB
2GB
Org.
64Mx72
64Mx72
128Mx72
128Mx72
128Mx72
128Mx72
256Mx72
256Mx72
Component Configuration
64Mx8(HY5PS12821CFP)*9
64Mx8(HY5PS12821CFP)*9
64Mx8(HY5PS12821CFP)*18
64Mx8(HY5PS12821CFP)*18
128Mx4(HY5PS12421CFP)*18
128Mx4(HY5PS12421CFP)*18
128Mx4(HY5PS12421CFP)*36
128Mx4(HY5PS12421CFP)*36
Ranks
1
1
2
2
1
1
2
2
Parity
Support
X
O
X
O
X
O
X
O
Note:
1. “P” of part number[8th digit] stands for Parity Registered DIMM.
2. “P” of part number[12th digit] stands for Lead free products.
SPEED GRADE & KEY PARAMETERS
E3 (DDR2-400)
Speed@CL3
Speed@CL4
Speed@CL5
CL-tRCD-tRP
400
400
-
3-3-3
C4 (DDR2-533)
400
533
-
4-4-4
Y5 (DDR2-667)
400
533
667
5-5-5
S5 (DDR2-800)
400
533
800
5-5-5
Unit
Mbps
Mbps
Mbps
tCK
This document is a general product description and is subject to change without notice. Hynix Semiconductor does not assume any
responsibility for use of circuits described. No patent licenses are implied.
Rev. 0.2 / Sep. 2008
1
一个免费的DSP/FPGA讲座,有感兴趣的坛友么?
现场会有很多DSP/FPGA相关行业工程师参加,欢迎参加交流哈~~~ 内容:1、C6000 DSP软件开发环境CCS介绍) 2、FPGA典型应用领域及解决方案 3、FPGA的DSP应用 时 ......
farsight2009 DSP 与 ARM 处理器
晒晒用QT实现的--跨平台的串口调试软件atcom
本帖最后由 dcexpert 于 2014-11-11 12:02 编辑 可能我做的是最简单易用的一个了。基本不需要了解太多QT的知识和软件,就可以写出QT的应用软件。我使用了开源和跨平台的开发软件Lazarus(它 ......
dcexpert 综合技术交流
特殊的 Double 11 ^_^
前天看到一个贴子, 万元示波器8元秒杀链接已放出,快来看秒杀秘籍! https://bbs.eeworld.com.cn/forum.php?mod=viewthread&tid=576947&fromuid=373534 先给大家看看我这两天的“战果 ......
tianshuihu 聊聊、笑笑、闹闹
FPGA应用举例
FPGA应用举例...
songbo FPGA/CPLD
USB2.0 学习板原理图(ad文件)
由于我用adobe reader看不了论坛里下的那个电路图,就按照下的说明书上的图画了一个,顺便把原理图库也发上来。有于画的时间比较仓促,有错误的地方请大家多包涵!封装库我有时间再弄! 本 ......
fengkb NXP MCU
毕业设计
这些天,寝室里的朋友们都在忙着做毕业设计,前两天才去逛过超市,今天就又觉得闷了。 我们学校的毕业设计要求好严格,不仅要经得住开题、中期、最后三次答辩的考验,论文还要通过检测仪的检 ......
十一月下雨 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 897  2600  757  923  2459  19  45  55  57  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved