电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EB787M000DGR

产品描述LVPECL Output Clock Oscillator, 787MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EB787M000DGR概述

LVPECL Output Clock Oscillator, 787MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EB787M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率787 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
quartus出现can't find name of bus
因为我自己写了一个RAM,用到了像ram这样的,弄成symbol file后显示的是像总线那样的接口。那么我想用这个器件(我是指在画图的时候)就得每根线上写成ram~ram这样的吧?可是我的系统上还有一条 ......
songcaidao FPGA/CPLD
关于S3C2440核心板问题
S3C2440的核心板是6层板,这6层中电源,地,信号是怎样分布的啊?画板的时候走线都有什么要求,用DXP怎样设置扇出。以前没有画过超过两层的板子,也没有接触过BGA封装的器件。谁有这方面的经验 ......
tangmb123 PCB设计
戴在手上的手机升级版
53028戴在手上的手机升级版和戴在手上的老版本手机的样子基础雷同,但体积减小很多,而且可以看出功效加强了很多,一是黑白液晶屏换成了彩屏,而是MIC和耳麦和手机是无线链接方式,另外要补充的 ......
xyh_521 创意市集
EEWORLD大学堂----输入和输出限制 2
输入和输出限制 2:https://training.eeworld.com.cn/course/3646...
hi5 模拟电子
有这7种情况你就爱上她
1.当你正在忙时,却把手机开著,等著她/他的短信..  你已经爱上她/他了  2.如果你喜欢和她/他两个人单独漫步..  你已经爱上她/他了  3.当你和她/他在一起时,你会假装不注意他,但 ......
maker 聊聊、笑笑、闹闹
单片机c语言
单片机c语言,10小时学会C 语言 第一章 C 语言简介与Turbo C 的使用 ◎ C 语言的优点: ○ 效率高:C 语言的编译器会产生最小的程序代码。 ○ 可移植性/移植性高:经过些许的修改, ......
cqycmc PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2645  1075  2553  1686  1642  37  13  59  19  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved