电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA310M000DGR

产品描述LVDS Output Clock Oscillator, 310MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA310M000DGR概述

LVDS Output Clock Oscillator, 310MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA310M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率310 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
STM32f767zi UART
445499 445497 各位前輩: 我用STM32f767zi與TitanEX做電路設計,但我不管怎寫入UART 此電路一值無法動作,可以協助我解決嗎? 謝謝各位前輩 ...
spookerst stm32/stm8
【新思科技IP资源】完整的Die-to-Die IP解决方案:用例和要求
下一代服务器、AI 加速器和网络片上系统 (SoC) 设计需要越来越强的能力,以满足更快的数据处理和先进人工智能/机器学习工作负载的需求。大规模 SoC 和模块化优势正在推动行业向多晶粒 SoC 的模 ......
arui1999 综合技术交流
CC2420的通讯问题,接收端怎么没反应??
最近调试51+CC2420的程序,CC2420是买的模块,发现SPI口通信成功,发送端的CC2420的SFD引脚也有脉冲发出(个人认为根据这个可以断定发送端已经可以将数据发送出去),但接收端一点反应都没有,S ......
lightsite 嵌入式系统
求推荐开发简单的NFC芯片。
需要支持TYPE-A TYPE-B ...
suhaihui 综合技术交流
苦逼的 欧时RS中国 购物之旅。。。
本帖最后由 tingting4ever 于 2015-1-30 14:24 编辑 先起个标题,下午回来补充内容。。。心酸啊 。。。 感谢一楼,哈哈,心情平复了……%哈哈哈 。。。只想说,这种公司是怎么做大的 ......
tingting4ever 聊聊、笑笑、闹闹
问大家一个可能不太好回答的问题
目前的问题是编译出来的boot和内核下载进去系统起不来,可能这个问题比较宽泛不太好解决,但是还是希望各位提供以下应该大概从哪些方面下手。...
xushenlin 产业风云

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1475  228  412  1784  2613  7  30  36  44  55 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved