电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

70T631S8BC

产品描述Dual-Port SRAM, 256KX18, 8ns, CMOS, PBGA256, 17 X 17 MM, 1.40 MM HEIGHT, 1 MM PITCH, BGA-256
产品类别存储    存储   
文件大小311KB,共27页
制造商IDT (Integrated Device Technology)
下载文档 详细参数 全文预览

70T631S8BC概述

Dual-Port SRAM, 256KX18, 8ns, CMOS, PBGA256, 17 X 17 MM, 1.40 MM HEIGHT, 1 MM PITCH, BGA-256

70T631S8BC规格参数

参数名称属性值
是否Rohs认证不符合
厂商名称IDT (Integrated Device Technology)
零件包装代码BGA
包装说明17 X 17 MM, 1.40 MM HEIGHT, 1 MM PITCH, BGA-256
针数256
Reach Compliance Codenot_compliant
ECCN代码3A991.B.2.A
最长访问时间8 ns
I/O 类型COMMON
JESD-30 代码S-PBGA-B256
JESD-609代码e0
长度17 mm
内存密度4718592 bit
内存集成电路类型DUAL-PORT SRAM
内存宽度18
湿度敏感等级3
功能数量1
端口数量2
端子数量256
字数262144 words
字数代码256000
工作模式ASYNCHRONOUS
最高工作温度70 °C
最低工作温度
组织256KX18
输出特性3-STATE
封装主体材料PLASTIC/EPOXY
封装代码LBGA
封装等效代码BGA256,16X16,40
封装形状SQUARE
封装形式GRID ARRAY, LOW PROFILE
并行/串行PARALLEL
峰值回流温度(摄氏度)225
电源2.5,2.5/3.3 V
认证状态Not Qualified
座面最大高度1.5 mm
最大待机电流0.01 A
最小待机电流2.4 V
最大压摆率0.475 mA
最大供电电压 (Vsup)2.6 V
最小供电电压 (Vsup)2.4 V
标称供电电压 (Vsup)2.5 V
表面贴装YES
技术CMOS
温度等级COMMERCIAL
端子面层Tin/Lead (Sn63Pb37)
端子形式BALL
端子节距1 mm
端子位置BOTTOM
处于峰值回流温度下的最长时间20
宽度17 mm

文档预览

下载PDF文档
Features
HIGH-SPEED 2.5V
512/256K x 18
ASYNCHRONOUS DUAL-PORT
STATIC RAM
WITH 3.3V 0R 2.5V INTERFACE
IDT70T633/1S
u
True Dual-Port memory cells which allow simultaneous
access of the same memory location
u
High-speed access
– Commercial: 8/10/12/15ns (max.)
– Industrial: 10/12ns (max.)
u
RapidWrite Mode simplifies high-speed consecutive write
cycles
u
Dual chip enables allow for depth expansion without
external logic
u
IDT70T633/1 easily expands data bus width to 36 bits or
more using the Master/Slave select when cascading more
than one device
u
M/S = V
IH
for
BUSY
output flag on Master,
M/S = V
IL
for
BUSY
input on Slave
u
Busy and Interrupt Flags
u
Full hardware support of semaphore signaling between
ports on-chip
u
On-chip port arbitration logic
u
Fully asynchronous operation from either port
Separate byte controls for multiplexed bus and bus
matching compatibility
u
Sleep Mode Inputs on both ports
u
Supports JTAG features compliant to IEEE 1149.1 in
BGA-208 and BGA-256 packages
u
Single 2.5V (±100mV) power supply for core
u
LVTTL-compatible, selectable 3.3V (±150mV)/2.5V (±100mV)
power supply for I/Os and control signals on each port
u
Available in a 256-ball Ball Grid Array, 144-pin Thin Quad
Flatpack and 208-ball fine pitch Ball Grid Array
u
Industrial temperature range (–40°C to +85°C) is available
for selected speeds
UB
R
LB
R
Functional Block Diagram
UB
L
LB
L
R/
W
L
B
E
0
L
B
E
1
L
B
E
1
R
B
E
0
R
R/
W
R
CE
0L
CE
1L
CE
0R
CE
1R
OE
L
Dout0-8_L
Dout9-17_L
Dout0-8_R
Dout9-17_R
OE
R
512/256K x 18
MEMORY
ARRAY
I/O
0L
- I/O
17L
Din_L
Din_R
I/O
0R
- I/O
17R
A
18L
(1)
A
0L
Address
Decoder
ADDR_L
ADDR_R
Address
Decoder
A
18R
(1)
A
0R
TDI
OE
L
CE
0L
CE
1L
ARBITRATION
INTERRUPT
SEMAPHORE
LOGIC
OE
R
CE
0R
CE
1R
TDO
JTAG
TCK
TMS
TRST
R/W
L
R/W
R
BUSY
L(2,3)
SEM
L
INT
L(3)
(4)
BUSY
R(2,3)
M/S
SEM
R
INT
R(3)
NOTES:
LOGIC
1. Address A
18
x is a NC for IDT70T631.
2.
BUSY
is an input as a Slave (M/S=V
IL
) and an output when it is a Master (M/S=V
IH
).
3
BUSY
and
INT
are non-tri-state totem-pole outputs (push-pull).
4. The sleep mode pin shuts off all dynamic inputs, except JTAG inputs, when asserted. OPTx,
INTx,
M/S and the
sleep mode pins themselves (ZZx) are not affected during sleep mode.
ZZ
L
ZZ
CONTROL
ZZ
R
(4)
5670 drw 01
APRIL 2004
DSC-5670/4
1
©2004 Integrated Device Technology, Inc.
电源控制芯片的外置MOS管调整电路
本帖最后由 qwqwqw2088 于 2021-11-17 08:29 编辑 MOSFET栅极驱动调整电路: R16、R17、R18、D17 “为了优化外置MOSFET Q1的开关工作,由R16、R17、R18、D17组成一个调整电 ......
qwqwqw2088 电源技术
异步FIFO结构及FPGA设计
摘要:首先介绍异步FIFO的概念、应用及其结构,然后分析实现异步FIFO的难点问题及其解决办法;在传统设计的基础上提出一种新颖的电路结构并对其进行综合仿真和FPGA实现。 关键词:异步电路 FI ......
maker FPGA/CPLD
51单片机之keil下载问题
为什么用keil2编译成功生成hex文件,(下载到单片机中正常)之后如果再修改程序编译后所生成的hex文件下载到单片机中和没修改前一样效果,只能删除原来的工程再新建工程再写程序才可以啊??? ......
昂情 51单片机
Vivado工程源码大瘦身
495135 特权同学原创,转载请保留署名 Vivado的工程文件包含了源码、IP、设置和各种编译的中间文件,动辄上百MB甚至上GB,非常占硬盘。可以通过以下步骤对编译过的工程进行瘦身,只预 ......
ove学习使我快乐 FPGA/CPLD
2011如何设计小信号谐振放大讨论
本帖最后由 paulhyde 于 2014-9-15 08:59 编辑 ...
easylogin 电子竞赛
【转帖】一文读懂光栅式传感器
光栅式传感器指采用光栅叠栅条纹原理测量位移的传感器。光栅是在一块长条形的光学玻璃上密集等间距平行的刻线,刻线密度为10~100线/毫米。由光栅形成的叠栅条纹具有光学放大作用和误差平均效应 ......
皇华Ameya360 电源技术

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2404  1584  663  1874  848  19  24  6  50  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved