电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530AB424M000BGR

产品描述LVPECL Output Clock Oscillator, 424MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530AB424M000BGR概述

LVPECL Output Clock Oscillator, 424MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530AB424M000BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率424 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
求救鼠标失灵与QT4下触摸不准问题!
求救鼠标失灵与QT4下触摸不准问题! 昨天在板上运行QT4(自己编译的4.8.6)示例程序时触摸点不准,然后改用鼠标,中午出去吃饭,板子没断电,回来时鼠标就动不了了,也不知道是什么原因。 ......
yuanlai2010 嵌入式系统
问个关于I/O接口编址方式的问题
我知道I/O接口编址方式分为存储器映射方式和独立编址方式,那么这个仅仅是由硬件决定的吗? 比如8086系列是采用独立的编址方式,那么现代我们正在使用的计算机是采用什么方式的呢?,比如Intel/AMD ......
keanxun1 嵌入式系统
【晒心得赢E金币】STM32F0308-DISCOVERY开发工具的使用
相关活动:>>ST最新STM32F0308-DISCOVERY开发工具团购! 132220 大家是否还在对此次团购活动意犹未尽呢,“抢”到板子的网友不要着急,板 ......
EEWORLD社区 单片机
新软磁材料在电子变压器中的应用
电子变压器中的软磁材料,根据上面的分析,在工频及中频范围内主要采用硅钢,在高频范围内主要采用软磁铁氧体。现在硅钢遇到非晶纳米晶合金的挑战,软磁铁氧体既遇到非晶纳米晶合金的挑战,又遇 ......
zbz0529 电源技术
ucGUI编译错误,找不出原因
编译显示 'WINDOW_CreateIndirect' : undeclared identifier 是什么愿意呢? ...
wpm526 实时操作系统RTOS
【我给xilinx资源中心做贡献】Linux在Xilinx FPGA上的移植
Linux在Xilinx FPGA上的移植这个是论文,感觉真不错!~摘 要:Xilinx公司开发的Virtex-Ⅱ pro等FPGA结合可编程片上系统(SOPC)技术嵌入了PowerPC处理器硬核。本文结合Linux操作系统的优点及P ......
wanghongyang FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 208  665  769  1863  1003  5  14  16  38  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved