电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC210M000DG

产品描述CMOS/TTL Output Clock Oscillator, 210MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC210M000DG概述

CMOS/TTL Output Clock Oscillator, 210MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC210M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率210 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
芯片手册看不懂,求助。。
在看一个程控增益放大器VCA824的芯片手册,里面有个表看不懂。 ...
wrx_vigos 模拟电子
三菱伺服电压问题
我用的三菱J3驱动器,输入电压是三相200V(用电压表量过了),用驱动器自测母线电压Pn为280V左右,这自测的母线电压是不是交流电的峰值电压阿?还有在电机行走的时候,用万用表量驱动器输入电压 ......
eeleader 工业自动化与控制
请教CPLD等精度测频的问题
初学CPLD,写了个等精度测频程序,闸门时间由单片机给,完成后CPLD数据并行传送给单片机,参考频率是2.5M,很稳定,现在对32K的信号进行测量,32K也是稳定,2hz左右的波动,大侠们指点下,是什 ......
zlh6630 FPGA/CPLD
嵌入式linux下通信的方案咨询、感谢大拿指点
嵌入式linux下通信的方案咨询、感谢大拿指点 ------------------------------------------------------------------------------- /目标/: 实现 " ARM(s3c2410)-Linux2.4.18 " 与 " D ......
ckuangling Linux开发
关于信捷PLC输出点烧毁的问题
关于信捷PLC输出点烧毁的问题 信捷的输出点已经接上中间继电器,怎么内部的输出继电器被烧毁?...
eeleader 工业自动化与控制
提问+当串口被提示“当前串口号已经被占用”时应该怎么办?
如题。 现在具体细节是,台式机,机箱后面的板载串口,win8系统,软件打开sscom32,就会报错 板载串口默认串口号应该是COM1,现在一打开就报错,根本无法使用。 实际上从设备管理器来查看 ......
sjtitr 工业自动化与控制

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2048  1436  742  225  1984  42  29  15  5  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved