电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530KC1067M00DGR

产品描述CMOS/TTL Output Clock Oscillator, 1067MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530KC1067M00DGR概述

CMOS/TTL Output Clock Oscillator, 1067MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530KC1067M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1067 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压1.89 V
最小供电电压1.71 V
标称供电电压1.8 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
怎样设计频率测量电路测晶振的频率
晶振的频率为38KHz,怎样设计频率测量电路测晶振的频率,求大神讲解一下 ...
JERRR 模拟电子
C2000晒晒 +闻亭28335EVM+各种资料
实验室的闻亭28335EVM 几年前买的,10套用来作教学实验用,效果还不错~ 据说当年BOSS上学的时候想学DSP,那个时候成本太高了,于是找到TI的代理闻亭,然后闻亭就借给BOSS一套DSP和仿真器,借 ......
juring 微控制器 MCU
【KW41大赛作品提交】无线数据采集系统
不好意思,这个项目由于种种个人原因一直拖到最后一刻才提交作品。其实在我自己看来也只是基本实现预期功能,想要达到真正能称其为作品,里面还有大量的工作需要做,因为时间有限,只能先做到这 ......
sptt1 NXP MCU
求助关于TI为 历年大学生电子竞赛所出的题目
请问谁知道在那里可以找到TI 为 历年大学生电子竞赛所出的题目,谢谢...
守月 微控制器 MCU
FPGA中的仿真
求助 仿真中输出 U_A U_B U_C 三相中显示的 是什么格式的数据...
bjf304421 FPGA/CPLD
名单提交后,TI 没有通过,但 电子工程世界 仍然给我个 fr 5739,在此感谢 论坛
5月底,电子工程世界公示 提交名单,有我, 电子工程世界的大大 提醒我 ,要求我提供单位,提高TI的审核通过率 我没有在意,只回了 大大的邮件。 结果 6月初,电子工程世界公示 通过TI审核名 ......
ppiicc 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2729  727  1986  2388  1611  11  51  39  23  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved