电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531NB1332M00DGR

产品描述LVDS Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531NB1332M00DGR概述

LVDS Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531NB1332M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1332 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
当当网清华大学出版社的图书满200-100了(至5月29日)
当当网清华大学出版社的图书满200-100了(5月22日至5月29日),需要买书的可以看看 198864 ...
fjjjnk1234 聊聊、笑笑、闹闹
关于PIC单片机的存储器问题?PIC单片机存储器分4体,(PIC16F877A)
PIC单片机存储器分4体,(PIC16F877A),为什么要分四体啊?PIC单片机存储器分成4页,为什么在不同页里有相同的寄存器呢?这样他们的地址就不一样了,那不是很麻烦吗?例如PORTB在Bank0里地址是 ......
xiaoling Microchip MCU
电池技术面面观
电池技术面面观电池技术已经历了漫长的发展历程,但是其核心技术仍然是依赖于其根源。  http://www.epc.com.cn/magzine/20060105/mary20050805170741.jpg 任何便携式电子装置都必须依赖于电 ......
tonytong 电源技术
视频详解:上海尤老师verilog入门到实战第十二课
上海尤老师verilog入门到实战第十二课——数字信号处理中浮点数的定点化; http://pan.baidu.com/s/1pLRd5Dx, 加群讨论 252520964,307510678 ...
l51031767 FPGA/CPLD
大年初二,3d打印组装进度。。
话说,这几天天天出去,好累,组装进度慢慢慢。 这几天把挤出机部分装了,有这么几个问题。229629 第一个是这个连接件,就是螺丝刀指的位置,这个有点厚,直接导致了他在铝合金框架上不能固定 ......
07611128 创意市集
Qorvo的射频前端技术创新引领5G终端发展
5G时代,终端成为各行业关注的焦点。终端是最接近用户的部分,直接影响用户的5G体验。而在智能终端中,射频前端模块先行,射频前端模块的技术创新推动了移动通信技术的发展。在5G时代的潮流中 ......
Jacktang 无线连接

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 838  1974  2541  1481  2623  6  34  26  50  41 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved