电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531EA500M000DGR

产品描述LVPECL Output Clock Oscillator, 500MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531EA500M000DGR概述

LVPECL Output Clock Oscillator, 500MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531EA500M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率500 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
【NUCLEO-L4R5ZI评测】——by donatello1996
【NUCLEO-L4R5ZI评测】搭建开发环境&开箱 【NUCLEO-L4R5ZI评测】点灯&使用板载串口发送 【NUCLEO-L4R5ZI评测】CoreMark跑分测试 【NUCLEO-L4R5ZI评测】外部中断&定时器中断 ...
okhxyyo stm32/stm8
AD835倍频问题
使用ad835乘法器实现倍频,W=XY,Z已经接地,X,Y连在一起接了一个1.8V vpp的100KHZ的正弦波,理论上应该输出200KHZ的正弦波加直流分量,但是实际波形如下,黄色是输入信号,蓝色是从AD835输出信 ......
Daisyduxy ADI 工业技术
通过USB连接读写电脑上的文件(C#)
如题,怎么搞?谢谢!...
phlelp 嵌入式系统
51下的PS2鼠标驱动程序
哪位大人做过啊,我把鼠标发送给单片机的数据,通过单片机的串口发送到PC机上查看,结果每帧只收到2字节的数据(原本应该有3字节的,中间一字节丢了),请问是什么原因呢? 如果哪位有这样的 ......
qiusheng 嵌入式系统
lpc4357 整套开发板定价问题
本帖最后由 jorya_txj 于 2015-7-31 13:28 编辑 通过将近一年的努力目前lpc4357所有的软硬件验证已经完成。目前处在开发板定价阶段, 定价会参考淘宝现有的同类产品。由于开发板的两大群体学 ......
jorya_txj 嵌入式系统
美专家称ESC系统可降低汽车事故死亡率
  美国专业研究机构的一项最新统计表明,ESC(电子稳定控制)系统有助于防止汽车翻车,如果更多汽车装备这种新技术系统,美国每年有三分之一导致人员死亡的交通事故可以避免。   ......
frozenviolet 汽车电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1608  2275  532  1095  2152  32  8  45  17  21 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved