电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531UA1372M00DG

产品描述CMOS/TTL Output Clock Oscillator, 1372MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531UA1372M00DG概述

CMOS/TTL Output Clock Oscillator, 1372MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531UA1372M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1372 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
遇到PCB天线设计问题了
有没有熟悉PCB天线设计的大神呢,我现在要用PN532芯片外接一个13.56Mhz的天线,和PCB板集成在一起的,但是不知道该怎么绘制天线,还有阻抗电路不知道该怎么计算,希望大神帮忙看看...
Ivanka PCB设计
dsp5416计算怎么才能正确
我只添加了一个rts。lib的库,然后用pow(2,4)计算2的4次方,结果在仿真器上watch,值是-1,怎么回事。同样的函数在arm上都是对的...
151724 DSP 与 ARM 处理器
恭祝所有的朋友新年快乐,万事如意
兔年到,祝各位在新的一年里薪水涨得像兔子跑的一样快,红包收得像兔子的毛一样多,事业发展得像兔子蹦得一样高,心情像兔子一样地快乐。...
zhang124 stm32/stm8
哪个有实现三阶段48V充电器电路图和这个毕业设计呀:
本帖最后由 paulhyde 于 2014-9-15 09:51 编辑 谢各位了呀 ...
柏柏 电子竞赛
压力和倾角传感器在液压支架中的应用
液压支架是煤矿综合机械化采煤工作面的支护设备,也是综采的关键设备。在国家煤矿安全生产形势的迫切需要下,目前越来越多的液压支架生产厂家开始加大电液控制系统的投入力度。 液压支架电液 ......
sensorexpert 工业自动化与控制
EEWORLD,我又回来了
之前考试又放假,没有时间做东西和学习,今天开学了,又要踏上新的征程,希望和大家一起进步!!顺便晒一下收到的礼物~~ 142050 142051 ...
季夏木槿 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1286  141  2554  130  2125  26  3  52  43  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved