电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1345M00DGR

产品描述LVDS Output Clock Oscillator, 1345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA1345M00DGR概述

LVDS Output Clock Oscillator, 1345MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1345M00DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1345 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
自己做的通用板
本帖最后由 paulhyde 于 2014-9-15 09:18 编辑 仿照面包板做的。附件为PCB图。 21829 ...
chbaaic 电子竞赛
Electronics Workbench应用教程
45107...
wzt FPGA/CPLD
DSP设计数码相机
下学期学校有门DSP应用课,要自己设计一个电子系统用DSP实现,我们小组成员不少都是研究数字图象处理的,因此很想用DSP实现一个简单的数码相机。想问下各位研友这一想法是否可行?除了DSP芯片很 ......
quietcai DSP 与 ARM 处理器
Pocket PC的DataGrid样式控制
我用的重载Paint方法,虽然实现了样式控制,但是一改变当前行样式就没了,不知道为什么?急需帮忙!谢谢了先. 下面是我实现的代码: public void dataGrid1_Paint(object sender, PaintEventArgs ......
my_lemontree13 嵌入式系统
晒下用E金币换购的转页扇的买家秀和卖家秀
昨晚提交,今天收到。 真的速度。 在这炎热夏季,及时增添些许清凉。 工作人员贴心地用手机下单,为我多节省金币。 感谢EEWORLD论坛的管理员、工作人员。 买家秀(工作中): 247448 ......
sacq 聊聊、笑笑、闹闹
【RISC-V MCU CH32V103测评】 ---前进的维子---写U盘文件
本帖最后由 wintonson 于 2021-1-31 15:33 编辑 【RISC-V MCU CH32V103测评】 ---前进的维子---写U盘文件 前进的维子 2021年1月31日 前言: 本文是维子在EEWORLD上对ch32v10 ......
wintonson 国产芯片交流

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2563  2588  1283  2796  1402  20  43  57  49  37 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved