电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

74LVC16373ADGG

产品描述IC LVC/LCX/Z SERIES, DUAL 8-BIT DRIVER, TRUE OUTPUT, PDSO48, 6.10 MM, PLASTIC, MO-153, SOT-362-1, TSSOP-48, Bus Driver/Transceiver
产品类别逻辑    逻辑   
文件大小129KB,共17页
制造商NXP(恩智浦)
官网地址https://www.nxp.com
标准  
下载文档 详细参数 选型对比 全文预览

74LVC16373ADGG概述

IC LVC/LCX/Z SERIES, DUAL 8-BIT DRIVER, TRUE OUTPUT, PDSO48, 6.10 MM, PLASTIC, MO-153, SOT-362-1, TSSOP-48, Bus Driver/Transceiver

74LVC16373ADGG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称NXP(恩智浦)
零件包装代码TSSOP
包装说明TSSOP, TSSOP48,.3,20
针数48
Reach Compliance Codecompliant
系列LVC/LCX/Z
JESD-30 代码R-PDSO-G48
JESD-609代码e4
长度12.5 mm
负载电容(CL)50 pF
逻辑集成电路类型BUS DRIVER
最大I(ol)0.024 A
湿度敏感等级1
位数8
功能数量2
端口数量2
端子数量48
最高工作温度125 °C
最低工作温度-40 °C
输出特性3-STATE
输出极性TRUE
封装主体材料PLASTIC/EPOXY
封装代码TSSOP
封装等效代码TSSOP48,.3,20
封装形状RECTANGULAR
封装形式SMALL OUTLINE, THIN PROFILE, SHRINK PITCH
峰值回流温度(摄氏度)260
电源3.3 V
Prop。Delay @ Nom-Sup5.5 ns
传播延迟(tpd)7 ns
认证状态Not Qualified
座面最大高度1.2 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)1.2 V
标称供电电压 (Vsup)2.7 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层Nickel/Palladium/Gold (Ni/Pd/Au)
端子形式GULL WING
端子节距0.5 mm
端子位置DUAL
处于峰值回流温度下的最长时间30
宽度6.1 mm
Base Number Matches1

文档预览

下载PDF文档
74LVC16373A; 74LVCH16373A
16-bit D-type transparent latch with 5 V tolerant
inputs/outputs; 3-state
Rev. 7 — 18 January 2013
Product data sheet
1. General description
The 74LVCH16373A and 74LVCH16373A are 16-bit D-type transparent latches featuring
separate D-type inputs with bus hold (74LVCH16373A only) for each latch and 3-state
outputs for bus-oriented applications. One Latch Enable (LE) input and one Output Enable
(OE) are provided for each octal. Inputs can be driven from either 3.3 V or 5 V devices.
When disabled, up to 5.5 V can be applied to the outputs. These features allow the use of
these devices in mixed 3.3 V and 5 V applications.
The device consists of two sections of eight D-type transparent latches with 3-state true
outputs. When LE is HIGH, data at the Dn inputs enter the latches. In this condition, the
latches are transparent, that is, the latch outputs change each time its corresponding
D-input changes. The latches store the information that was present at the D-inputs one
set-up time (t
su
) preceding the HIGH-to-LOW transition of LE. When OE is LOW, the
contents of the eight latches are available at the outputs. When OE is HIGH, the outputs
go to the high impedance OFF-state. Operation of the OE input does not affect the state of
the latches. Bus hold on the data inputs eliminates the need for external pull-up resistors
to hold unused inputs.
2. Features and benefits
5 V tolerant inputs/outputs for interfacing with 5 V logic
Wide supply voltage range from 1.2 V to 3.6 V
CMOS low power consumption
Multibyte flow-through standard pinout architecture
Multiple low inductance supply pins for minimum noise and ground bounce
Direct interface with TTL levels
All data inputs have bus hold (74LVCH16373A only)
High-impedance when V
CC
= 0 V
Complies with JEDEC standard:
JESD8-7A (1.65 V to 1.95 V)
JESD8-5A (2.3 V to 2.7 V)
JESD8-C/JESD36 (2.7 V to 3.6 V)
ESD protection:
HBM JESD22-A114F exceeds 2000 V
MM JESD22-A115-B exceeds 200 V
CDM JESD22-C101E exceeds 1000 V
Specified from
40 C
to +85
C
and
40 C
to +125
C

74LVC16373ADGG相似产品对比

74LVC16373ADGG 74LVC16373ADL
描述 IC LVC/LCX/Z SERIES, DUAL 8-BIT DRIVER, TRUE OUTPUT, PDSO48, 6.10 MM, PLASTIC, MO-153, SOT-362-1, TSSOP-48, Bus Driver/Transceiver IC LVC/LCX/Z SERIES, DUAL 8-BIT DRIVER, TRUE OUTPUT, PDSO48, 7.50 MM, PLASTIC, MO-118, SOT-370-1, SSOP-48, Bus Driver/Transceiver
是否无铅 不含铅 不含铅
是否Rohs认证 符合 符合
厂商名称 NXP(恩智浦) NXP(恩智浦)
零件包装代码 TSSOP SSOP
包装说明 TSSOP, TSSOP48,.3,20 SSOP, SSOP48,.4
针数 48 48
Reach Compliance Code compliant compliant
系列 LVC/LCX/Z LVC/LCX/Z
JESD-30 代码 R-PDSO-G48 R-PDSO-G48
JESD-609代码 e4 e4
长度 12.5 mm 15.875 mm
负载电容(CL) 50 pF 50 pF
逻辑集成电路类型 BUS DRIVER BUS DRIVER
最大I(ol) 0.024 A 0.024 A
湿度敏感等级 1 1
位数 8 8
功能数量 2 2
端口数量 2 2
端子数量 48 48
最高工作温度 125 °C 125 °C
最低工作温度 -40 °C -40 °C
输出特性 3-STATE 3-STATE
输出极性 TRUE TRUE
封装主体材料 PLASTIC/EPOXY PLASTIC/EPOXY
封装代码 TSSOP SSOP
封装等效代码 TSSOP48,.3,20 SSOP48,.4
封装形状 RECTANGULAR RECTANGULAR
封装形式 SMALL OUTLINE, THIN PROFILE, SHRINK PITCH SMALL OUTLINE, SHRINK PITCH
峰值回流温度(摄氏度) 260 260
电源 3.3 V 3.3 V
Prop。Delay @ Nom-Sup 5.5 ns 5.5 ns
传播延迟(tpd) 7 ns 7 ns
认证状态 Not Qualified Not Qualified
座面最大高度 1.2 mm 2.8 mm
最大供电电压 (Vsup) 3.6 V 3.6 V
最小供电电压 (Vsup) 1.2 V 1.2 V
标称供电电压 (Vsup) 2.7 V 2.7 V
表面贴装 YES YES
技术 CMOS CMOS
温度等级 AUTOMOTIVE AUTOMOTIVE
端子面层 Nickel/Palladium/Gold (Ni/Pd/Au) NICKEL PALLADIUM GOLD
端子形式 GULL WING GULL WING
端子节距 0.5 mm 0.635 mm
端子位置 DUAL DUAL
处于峰值回流温度下的最长时间 30 30
宽度 6.1 mm 7.5 mm
Base Number Matches 1 1
LM5122谁有成功使用过的经验?能否分享下你的以验,谢谢!
LM5122谁有成功使用过的经验?能否分享下你的以验,谢谢!我现在在做12V升压到19V的车充,工作电流是4.8A,在过流或短路保护这块,能否提供分享下你的经验给我一下,谢谢! ...
ningfei098 模拟与混合信号
虚心求教
CSTCR6M00G15 请问有人见过这个型号的晶振吗?它是什么封装阿? ...
maker 模拟电子
ADI 工程师精心编制的 6 本电子书,限时下载ing
ADI电子书—您绝对值得拥有的电子书,ADI 工程师精心编制了 6 本电子书,希望对大家有所帮助。 下载方式:点击“我要下载”,get6本电子书,随时随地,想看就看。 6本干货抢先看: 技 ......
EEWORLD社区 ADI 工业技术
三星753DF755DF清晰图纸
下http://www.cndzz.com/user/show/1345.htm...
fighting 模拟电子
关于MSP430中断机制的理解
1.中断嵌套,优先级 msp430总中断的控制位是状态寄存器内的GIE位(该位在SR寄存器内),该位在复位状态下,所有的可屏蔽中断都不会发生响应。可屏蔽中断又分为单中断源和多中断源的。单中断源 ......
fish001 微控制器 MCU
移动操作SoC接口IP组件设计.pdf
移动操作SoC接口IP组件设计.pdf ...
zxopenljx FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1873  2777  813  1443  328  33  40  30  11  17 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved