电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530RC112M000DGR

产品描述LVPECL Output Clock Oscillator, 112MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530RC112M000DGR概述

LVPECL Output Clock Oscillator, 112MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530RC112M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率112 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
双T陷波滤波器
双T设计广泛用作一种通用型陷波电路,如图1所示。双T 的无源实现方式(即无反馈)存在一个大缺陷:其Q固定为 0.25。该问题可以通过向参考节点应用正反馈来进行整流 纠正。信号反馈量(由R4/R5之 ......
dontium ADI 工业技术
CCS7.4 导入工程问题
使用CCS7.4导入新的工程出现这种提示,意思知道是啥,就是缺少这个组件,但是这个组件在哪儿找,有谁知道?谢谢343943 ...
jishuaihu TI技术论坛
面向LDO和降压型稳压器的瞬变测试平台自动化方法
280735 280736 280737 280738 ...
dontium 模拟与混合信号
解决一下
光电传感器检测物体时:根据反射率的的不同,接收器检测出来的光信号转换成的电流也不同,后经放大器生成电流给后面的集成电路也会不同,由此可不可以判断物体是什么,在已知反射率的情况下 。 ......
大哥哥 单片机
蓝牙协议栈-01
51+单片机TCP-IP+协议栈ZLIP源码 BLE协议栈UART调试指南 减少MQX TCPIP 协议栈使用内存 51+单片机TCP-IP+协议栈ZLIP源码.rar 嵌入式协议栈uCUSB-Device应用开发—基于STM32微 ......
btty038 无线连接
不要小看插头插座的质量,请看实例
事发起因,昨晚烧饭,家里使用的电磁炉,突然“啪”的叫了下,第一意识,关闸刀,第二意识,惨了要花银子了,然后关了闸刀,找啊找啊,电磁炉没坏只是电线烫人,于是在往上面找,才发觉是拖线板 ......
lopopo 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1867  1953  1168  2501  861  38  40  24  51  18 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved