电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB192M000DGR

产品描述LVDS Output Clock Oscillator, 192MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530SB192M000DGR概述

LVDS Output Clock Oscillator, 192MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB192M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率192 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
怎样实现信号间隔时间的测量???
F149,两个方波信号A、B,A信号接于P2.1、P2.2,P2.1设为上升沿触发,P2.2设为下降沿触发,B信号接于P2.3,P2.3设为上升沿触发,欲实现功能: 1、测方波信号A上升沿与下降沿的间隔时间; 2、 ......
zmal007 微控制器 MCU
浅谈带阻三极管
浅谈带阻三极管...
fighting PCB设计
运放 电压跟随器的作用??
单电源运放5V,接成电压跟随器的形式,只要作用是什么??有没有抑制共模干扰的能力???...
zhoufanghui 模拟电子
苏州电子公司诚聘硬件_软件工程师@【求职招聘】
诚聘(苏州高新区) 1、高级电子工程师 职责描述: 1、负责产品的方案设计,物料选型,原理图设计,BOM制作及PCB设计审评工作; 2、负责产品硬件电路的调试工作,对产品进行失效问题分析 ......
hile 工作这点儿事
将乘法运算转换为加法和移位运算
在网上看了一个资料,说的很简短,自己就把它展开一下假设需要求:Y = 10 * A ( X是整数 )将10展开,像这样:10 == 2^3 + 2^1则 Y =A<<3+ A<<1;设X = 3,则,Y = 3<<3 + 3<< ......
liufan 单片机
铁电板能否得?
我在学习课程后,参加了高级考试,真是难啊!根据规则是讲以第1次考试成绩为准,问题是我在第一次考试时,做到一半却无意间关闭了窗口,致使考试没有提交,后面重新考试。经过一段时间后,还在 ......
zndz410 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1649  1371  2641  2651  1807  43  59  23  13  16 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved