电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

5962L0053606QYX

产品描述Standard SRAM, 512KX8, 20ns, CMOS, CDFP36, CERAMIC, DFP-36
产品类别存储    存储   
文件大小192KB,共21页
制造商Cobham PLC
下载文档 详细参数 全文预览

5962L0053606QYX概述

Standard SRAM, 512KX8, 20ns, CMOS, CDFP36, CERAMIC, DFP-36

5962L0053606QYX规格参数

参数名称属性值
厂商名称Cobham PLC
包装说明DFP,
Reach Compliance Codeunknown
最长访问时间20 ns
JESD-30 代码R-CDFP-F36
JESD-609代码e0/e4
长度25.4 mm
内存密度4194304 bit
内存集成电路类型STANDARD SRAM
内存宽度8
功能数量1
端子数量36
字数524288 words
字数代码512000
工作模式ASYNCHRONOUS
最高工作温度125 °C
最低工作温度-40 °C
组织512KX8
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DFP
封装形状RECTANGULAR
封装形式FLATPACK
并行/串行PARALLEL
认证状态Qualified
筛选级别MIL-PRF-38535 Class Q
座面最大高度2.98 mm
最大供电电压 (Vsup)5.5 V
最小供电电压 (Vsup)4.5 V
标称供电电压 (Vsup)5 V
表面贴装YES
技术CMOS
温度等级AUTOMOTIVE
端子面层TIN LEAD/GOLD
端子形式FLAT
端子节距0.5 mm
端子位置DUAL
总剂量50k Rad(Si) V
宽度15.24 mm
Base Number Matches1

文档预览

下载PDF文档
Standard Products
UT9Q512E 512K x 8 RadTol SRAM
Data Sheet
September, 2008
FEATURES
20ns maximum (5 volt supply) address access time
Asynchronous operation for compatibility with industry-
standard 512K x 8 SRAMs
TTL compatible inputs and output levels, three-state
bidirectional data bus
Operational environment:
- Total dose: 50 krads(Si)
- SEL Immune 110 MeV-cm
2
/mg
- SEU LET
TH
(0.25) = 52 cm
2
MeV
- Saturated Cross Section 2.8E-8 cm
2
/bit
-<1.1E-9 errors/bit-day, Adams 90% worst case
environment geosynchronous orbit
Packaging:
- 36-lead ceramic flatpack (3.831 grams)
Standard Microcircuit Drawing 5962-00536
- QML Q and V compliant part
INTRODUCTION
The UT9Q512E RadTol product is a high-performance CMOS
static RAM organized as 524,288 words by 8 bits. Easy memory
expansion is provided by an active LOW Chip Enable (E), an
active LOW Output Enable (G), and three-state drivers.
Writing to the device is accomplished by taking Chip Enable (E)
input LOW and Write Enable (W) inputs LOW. Data on the eight
I/O pins (DQ
0
through DQ
7
) is then written into the location
specified on the address pins (A
0
through A
18
). Reading from
the device is accomplished by taking Chip Enable (E) and
Output Enable (G) LOW while forcing Write Enable (W) HIGH.
Under these conditions, the contents of the memory location
specified by the address pins will appear on the I/O pins.
The eight input/output pins (DQ
0
through DQ
7
) are placed in a
high impedance state when the device is deselected (E HIGH),
the outputs are disabled (G HIGH), or during a write operation
(E LOW and W LOW).
Clk. Gen.
A0
A1
A2
A3
A4
A5
A6
A7
A8
A9
Pre-Charge Circuit
Row Select
Memory Array
1024 Rows
512x8 Columns
I/O Circuit
Column Select
Data
Control
CLK
Gen.
A10
A11
A12
A13
A14
A15
A16
A17
A18
DQ
0
- DQ
7
E
W
G
Figure 1. UT9Q512E SRAM Block Diagram
1
ZigBee 烟雾报警实验
194687194688194689194690 请问一下 标号1 那个地方为什么要定义一个周期呢,意义是什么? 标号2 那个地方整体的含义是什么? 非常谢谢!  ......
小小漫 无线连接
pic18 starterkit 学习0x14——串口bootloader使用1
本帖最后由 mzb2012 于 2017-3-12 23:08 编辑 此内容由EEWORLD论坛网友mzb2012原创,如需转载或用于商业用途需征得作者同意并注明出处 一、简介 bootLoader就是单片机引导加载程序 ......
mzb2012 单片机
PCB电镀工艺知识资料
一. 电镀工艺的分类: 酸性光亮铜电镀 电镀镍/金 电镀锡 二. 工艺流程: 浸酸→全板电镀铜→图形转移→酸性除油→二级逆流漂洗→微蚀→二级→浸酸→镀锡→二级逆流漂洗 逆流 ......
方学放 PCB设计
ATX电源概述和原理分析
ATX电源是计算机的工作电源,作用是把交流220V的电源转换为计算机内部使用的直流5V,12V,24V的电源。   ATX电源特点   与AT电源相比,ATX电源增加了“+3.3V、+5VSB、PS-ON”三个输出.其中 ......
东风恶 电源技术
网上看的串口自发自收的代码有点疑问,感觉是小问题,帮看下
(顶层模块): module my_uart_top(clk,rst_n,rs232_rx,rs232_tx); input clk; // 50MHz主时钟 input rst_n; //低电平复位信号 input rs232_rx; // RS232接收数据信号 output rs232 ......
lixinsir FPGA/CPLD
怎么使没有网络的焊盘自动添加上网络
现在用的是AD10,直接在PCB中布线,两个焊盘一个焊盘有网络,另外一个焊盘没有网络,布线先从有网络的焊盘的拉出线连到没有网络的焊盘上,怎么才能使没有网络的焊盘自动加上有网络焊盘的网 ......
zhangdaijinqf PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 979  633  2376  1913  1211  43  52  12  10  19 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved