电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MB1332M00BGR

产品描述LVPECL Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小268KB,共15页
制造商Silicon Laboratories Inc
标准
下载文档 详细参数 全文预览

530MB1332M00BGR概述

LVPECL Output Clock Oscillator, 1332MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MB1332M00BGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率1332 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si530/531
[已解决] ARM端启动DSP的方法
对于异构的处理以前也没有接触过,不知道具体的操作步骤,现在用例程里面都是ARM端发消息给DSP,然后打印信息,我找到SERVER.C这个文件里有个server_exec这个函数,感觉这个应该就是处理A ......
Jacktang DSP 与 ARM 处理器
上网电视是什么样的?
上网电视是什么样的?不了解,所以问问 尤其是浏览网页的时候,遥控器是什么样的?基于红外还是无线的? 仅就市场上现在比较流行的 特别是有这样电视的不吝回答一下呀...
wangfuchong 聊聊、笑笑、闹闹
Freescale Kinetis教程之SIM模块
这是针对我们的kinetis开发板的教程第二篇,希望对大家有点用。88952...
bluehacker NXP MCU
资料下载 :即时人脸追踪系統
即時人臉追蹤系統 Student : 陳俊瑋、韓孟儒 Advisor : 宋開泰教授 新竹交通大學電機與控制工程系...
程序天使 DSP 与 ARM 处理器
位在厦门IC设计公司招聘职位:单片机产品开发工程师
本公司诚聘资深MCU产品开发工程师: 岗位职责 1.负责小信号模块产品开发 2.负责产品原理图设计及改进,PCB设计和代码编写 任职要求 1.电子信息、通讯、自动化和计算器相关专业 ......
RichLin 求职招聘
GMS87C1102-GMS87C1202.pdf
GMS87C1102-GMS87C1202主要是在手机上的应用...
rain PCB设计

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1927  2823  1182  2249  722  11  22  49  23  8 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved