电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

CDR31BP3R3BCNR

产品描述Ceramic Capacitor, Multilayer, Ceramic, 100V, 7.58% +Tol, 7.58% -Tol, BP, 30ppm/Cel TC, 0.0000033uF, Surface Mount, 0805, CHIP
产品类别无源元件    电容器   
文件大小46KB,共4页
制造商AVX
下载文档 详细参数 全文预览

CDR31BP3R3BCNR概述

Ceramic Capacitor, Multilayer, Ceramic, 100V, 7.58% +Tol, 7.58% -Tol, BP, 30ppm/Cel TC, 0.0000033uF, Surface Mount, 0805, CHIP

CDR31BP3R3BCNR规格参数

参数名称属性值
是否无铅含铅
是否Rohs认证不符合
包装说明CHIP
Reach Compliance Codecompliant
ECCN代码EAR99
Factory Lead Time9 weeks
电容0.0000033 µF
电容器类型CERAMIC CAPACITOR
介电材料CERAMIC
高度1.3 mm
JESD-609代码e4
长度2 mm
安装特点SURFACE MOUNT
多层Yes
负容差7.58%
端子数量2
最高工作温度125 °C
最低工作温度-55 °C
封装形状RECTANGULAR PACKAGE
封装形式SMT
包装方法BULK
正容差7.58%
额定(直流)电压(URdc)100 V
参考标准MIL-PRF-55681/7
尺寸代码0805
表面贴装YES
温度特性代码BP
温度系数30ppm/Cel ppm/°C
端子面层Silver/Nickel/Gold (Ag/Ni/Au)
端子形状WRAPAROUND
宽度1.25 mm
Base Number Matches1

文档预览

下载PDF文档
MIL-PRF-55681/Chips
Part Number Example
CDR31 thru CDR35
MILITARY DESIGNATION PER MIL-PRF-55681
Part Number Example
L
W
D
t
(example)
CDR31
BP
101
B
K
S
M
MIL Style
Voltage-temperature
Limits
T
Capacitance
Rated Voltage
Capacitance Tolerance
Termination Finish
Failure Rate
NOTE: Contact factory for availability of Termination and Tolerance Options for
Specific Part Numbers.
MIL Style:
CDR31, CDR32, CDR33, CDR34, CDR35
Voltage Temperature Limits:
BP = 0 ± 30 ppm/°C without voltage; 0 ± 30 ppm/°C with
rated voltage from -55°C to +125°C
BX = ±15% without voltage; +15 –25% with rated voltage
from -55°C to +125°C
Capacitance:
Two digit figures followed by multiplier
(number of zeros to be added) e.g., 101 = 100 pF
Rated Voltage:
A = 50V, B = 100V
Capacitance Tolerance:
B ± .10 pF, C ± .25 pF, D ± .5
pF, F ± 1%, J ± 5%, K ± 10%,
M ± 20%
Termination Finish:
M = Palladium Silver
N = Silver Nickel Gold
S = Solder-coated
Y = 100% Tin
U = Base Metallization/Barrier
Metal/Solder Coated*
W = Base Metallization/Barrier
Metal/Tinned (Tin or Tin/
Lead Alloy)
*Solder shall have a melting point of 200°C or less.
Failure Rate Level:
M = 1.0%, P = .1%, R = .01%,
S = .001%
Packaging:
Bulk is standard packaging. Tape and reel
per RS481 is available upon request.
CROSS REFERENCE: AVX/MIL-PRF-55681/CDR31 THRU CDR35
Per MIL-PRF-55681
(Metric Sizes)
CDR31
CDR32
CDR33
CDR34
CDR35
AVX
Style
0805
1206
1210
1812
1825
Length (L)
(mm)
2.00
3.20
3.20
4.50
4.50
Width (W)
(mm)
1.25
1.60
2.50
3.20
6.40
Thickness (T)
Max. (mm)
1.3
1.3
1.5
1.5
1.5
D
Min. (mm)
.50
Termination Band (t)
Max. (mm)
.70
.70
.70
.70
.70
Min. (mm)
.30
.30
.30
.30
.30
81
DSP伺服控制开发板原理图
DSP伺服控制开发板原理图...
lorant DSP 与 ARM 处理器
2015电赛控制类题目猜想
1.四轴(带摄像头) 2.风机+万向节+三维角度传感器 做自稳平台 或者 二级摆或者类似于2011年高职组控制类题目 帆板控制 ...
不懂就问 电子竞赛
电容的介绍和深入认识
电容的介绍和深入认识 ...
yjgcs 模拟电子
51 为什么我在子程序中用了PUSH POP后 子程序不回到调用他那 而是回到了0RG 00H呢?
51 为什么我在子程序中用了PUSH POP后 子程序不回到调用他那 而是回到了0RG 00H呢?...
DIDADI 嵌入式系统
【幸运抢楼】设计自己的EEWORLD之1——你最感兴趣的DIY是什么?(12月01日-12月31日)
  坛子里的DIY或大或小已经陆陆续续开展了不少,每期的DIY都可能得到一些DIYer的强烈支持,也收获了不少的心得体验。为了更好地将DIY活动持续下去,所以想请大家为明年的DIY活动把把脉: ......
EEWORLD社区 为我们提建议&公告
计数时序求助
各位专家,小弟新手一枚。遇到个问题,在此求助指导下,谢谢。 在我的FPGA设计中,有两个时钟信号, 一个74.25MHz,一个400MHz。两信号周期比为5.38倍左右。小弟要对400MHz信号上升沿进行计数 ......
shangliyongzhe FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2048  1768  875  1487  812  20  39  14  57  11 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved