电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

TRU050TDLNB-16.896MHZ

产品描述PLL/Frequency Synthesis Circuit,
产品类别模拟混合信号IC    信号电路   
文件大小173KB,共14页
制造商Vectron International, Inc.
官网地址http://www.vectron.com/
标准
下载文档 详细参数 全文预览

TRU050TDLNB-16.896MHZ概述

PLL/Frequency Synthesis Circuit,

TRU050TDLNB-16.896MHZ规格参数

参数名称属性值
是否Rohs认证符合
包装说明DIP,
Reach Compliance Codecompliant
模拟集成电路 - 其他类型PHASE LOCKED LOOP
JESD-30 代码R-CDIP-T16
JESD-609代码e4
长度20.32 mm
湿度敏感等级1
功能数量1
端子数量16
最高工作温度85 °C
最低工作温度-40 °C
封装主体材料CERAMIC, METAL-SEALED COFIRED
封装代码DIP
封装形状RECTANGULAR
封装形式IN-LINE
峰值回流温度(摄氏度)260
座面最大高度4.69 mm
最大供电电压 (Vsup)3.6 V
最小供电电压 (Vsup)3 V
标称供电电压 (Vsup)3.3 V
表面贴装NO
温度等级INDUSTRIAL
端子面层Gold (Au) - with Nickel (Ni) barrier
端子形式THROUGH-HOLE
端子节距2.54 mm
端子位置DUAL
处于峰值回流温度下的最长时间40
宽度7.62 mm
Base Number Matches1

文档预览

下载PDF文档
TRU050
Complete VCXO based Phase-Locked Loop
Features
Output Frequencies to 65.536 MHz
5.0 V or 3.3Vdc Operation
Tri-State Output
Holdover on Loss of Signal Alarm
VCXO with CMOS Outputs
0/70° or –40/85°C Temperature Range
Ceramic SMD Package
RoHS/Lead Free Compliant
The TRU050, VCXO based PLL
Description
The VI TRU050 is a user-configurable crystal-
based PLL integrated circuit. It includes a digital
phase detector, op-amp, VCXO and additional
integrated functions for use in digital
synchronization applications. Loop filter software
is available as well SPICE models for circuit
simulation.
Applications
Frequency Translation
Clock Smoothing
NRZ Clock Recovery
DSLAM, ADM, ATM, Aggregation, Optical
Switching/Routing, Base Station
Low Jitter PLL’s
Figure 1. TRU050 Block Diagram
Vectron International, 267 Lowell Rd, Hudson NH 03051-4916
Page 1 of 14
Tel: 1-88-VECTRON-1
Web:
www.vectron.com
Rev : 06Jan2006
TI携您共创未来乘驾新体验——深入学习: 点评明星产品,为它打榜 活动开始啦~~
TI携您共创未来乘驾新体验——深入学习: 点评明星产品,为它打榜活动开始啦~~ >>点击进入活动 活动时间: 即日起-2020年11月10日 活动流程: Step1:点击 ......
EEWORLD社区 TI技术论坛
arm-linux-gcc工具链下载
最 常用的编译版本是arm-linux-gcc-3.4.1 和 arm-linux-3.3.2 的,现在的嵌入式开发基本上用的是这些,3.4.1的用于编译2.6的内核,而3.3.2的常用于编译busybox,和bootloader(u- boot),编译的版 ......
wonderglass Linux开发
求教大神!用Qsys自定义一个IP核,包含中断,如何与cpu通信??
那位大神教一教小弟,近一段时间在做一些滤波和压缩的IP核,想通过中断方式与cpu通信,在nios里面用软件来处理复杂算法,IP核负责预处理。现在不知道IP的中断部分如何编写,才能和cpu通信,让cp ......
tufeikuaile FPGA/CPLD
LSI 急招Physical Design Engineer
Please send your resume to China.Recruiting@lsi.com DESCRIPTION OF DUTIES IN ADDITION TO THOSE IN JOB DESCRIPTION: - Duties will include working within a Product Develop ......
ChinaRecruiting 求职招聘
STM32有什么方法可以控制非授权的用ISP下载程序?
STM32有什么方法可以控制非授权的用ISP下载程序?...
nightelf stm32/stm8
关于适配器电压分配
适配器输出电压5V,电路不同模块要求输入电压为1.8V,2.4V,3.0V,4.5V怎么办啊??????...
皇极F1 模拟电子

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2014  1515  1858  1385  181  39  57  34  27  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved