电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531SA1036M00DG

产品描述LVDS Output Clock Oscillator, 1036MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531SA1036M00DG概述

LVDS Output Clock Oscillator, 1036MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531SA1036M00DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率1036 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
关于液晶显示的问题?
大侠们: 我们用了一个122*32的液晶显 用在跷跷板小车上,用来显示里程 速度等!现在面临的问题是,关于液晶的编程,不会编,用C语言来编。大家有没好的例子 或者什么建议!!!希 ......
fefefe 单片机
如何采集uart格式数据?
大家好,我现在有一个输出格式为uart的图像设备,我要获得它输出的图像数据,请教应该用什么方式?...
wujun0713 嵌入式系统
一种基于DDS技术的通信信号的调制方法与设计
一种基于DDS技术的通信信号的调制方法与设计.pdf 论文...
liwenqi FPGA/CPLD
#以拆会友#----魅蓝note2换屏记
本帖最后由 ou513 于 2016-7-28 09:51 编辑 魅蓝note2换屏记,note2在我手上正好是一年被家里的小公主给弄碎屏幕。X宝了一个屏幕总成,今天收到货开始我的换屏记。 250489 收到货后就开 ......
ou513 以拆会友
如何在InTouch中使用Transact-SQL查询
在InTouch中使用什么样的代码?能够执行下列查询? select TM,STCD1=max(STCD1),STCD2=max(STCD2),STCD3=max(STCD3) from temp_1 group by TM ORDER BY TM ASC D ELETE temp_1 go...
eeleader 工业自动化与控制
关于ATmega8l的计数器问题
请问一下,在ATmega8中,当我的计数器2工作在快速PWM模式后,当计数器2和OCR2匹配时,是只控制OCF2(匹配中断控制位)还是控制OC2(匹配输出引脚),还是两者都控制啊,谢谢啦~~~...
ggjj1234 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2861  245  922  401  2084  8  13  36  1  44 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved