电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA643M000DGR

产品描述LVDS Output Clock Oscillator, 643MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA643M000DGR概述

LVDS Output Clock Oscillator, 643MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA643M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率643 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
最近QQ行骗的又多起来了!
今早朋友传给我的 提醒大家注意啊 52600...
soso 聊聊、笑笑、闹闹
完美兼容、性能提升——NUCLEO-F446ZE开发板测评
"完美兼容、性能提升"——NUCLEO-F446ZE开发板测评lkl0305 早在去年12月份,就得知意法半导体(STMicroelectronics,简称ST)公司扩充了低成本评估板Nucleo系列,在Nucleo 64和Nucleo 32的基 ......
lkl0305 stm32/stm8
开发板申请
希望可以得到一块LPC1114...
hlzhaoyang NXP MCU
Wap门户网站之我所见——什么才是最重要的<转贴>
国人都偏好免费的东西,凡是跟免费沾边的,到处都是一片人声鼎沸。就连到二十一世纪风靡了全球的互联网,从最初的“免费服务”到“收费服务”再到后期的“免费服务”,虽说也走了不少弯路,但 ......
xiaoxin 无线连接
仪表回路及控制系统回路的分解与实际应用
没有仪表回路图,可以根据现场的实际,对仪表检测或控制系统进行回路分解,然后画出仪表回路图,这样的回路图不用拘于形式,只要方便仪表及控制系统维修就行。系统回路可分为电气回路、仪表气源 ......
changhui01 工业自动化与控制
一个关于“打开文件”的对话框的问题
我重写了个打开文件的对话框:但还是出现这样的问题:对话框大小不能改变,并且不能移动。代码如下: CFileDialog dlg (TRUE, _T ("txt"), _T ("*.txt"), OFN_FILEMUSTEXIST ? OFN_ ......
aaixinjue 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 800  2221  740  468  253  37  50  24  47  40 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved