电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530BA633M000DGR

产品描述LVDS Output Clock Oscillator, 633MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530BA633M000DGR概述

LVDS Output Clock Oscillator, 633MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530BA633M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率633 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
交叉编译QT应用程序报错
/usr/local/arm/3.3.2/lib/gcc-lib/arm-linux/3.3.2/../../../../arm-linux/bin/ld:cannot find –lqte Collect2 :ld returned exit status 在lib 下有库libqte.so.2.3.7: ELF 32-bit LSB sh ......
yanglilong 嵌入式系统
ADC0832程序
时序图中第十一个时钟下降沿后输出一个相反字节,第十八个脉冲下降沿完成DATA0输出,这是完成一次AD...
开窍的木偶 51单片机
请推荐STM32型号:作一个CAN节点,十几个按键+十几个LDE驱动
如题,最便宜的型号是那款?市场上可以买到吗?ST有CAN的开发资料吗?谢谢!...
mymehis stm32/stm8
苦逼的找工作终于结束了
最近几个礼拜在找工作,也面试了好多家,感触多多。现在该小结下了。1:首先实力牛逼,未必就能找到一份好工作,这个和机遇有关。2:找工作,如果是实习生还是不要高调,最好中调。太高调了,未 ......
wateras1 工作这点儿事
Keysight教你如何降低误差,看视频,答对问题有礼品!
低质量或不完整的校准可能导致测量出现重大误差。如果测试仪器未按照技术指标工作,开发产品的时间可能会超出你的预期,生产线上的良品产量可能会非常低。如此一来会造成严重后果,这是困扰许多 ......
EEWORLD社区 测试/测量
我想问下关于STM32F107 RAM调试的问题
最近,想在RAM中调试代码。 参考了网上的说法,我使用的是MDK ,环境的设置和进入JLINK 调试如图所示。 对于RAM.INI文件中的 AXF文件的目录页做了正确的配置。 有关BOO ......
tyc119514155 stm32/stm8

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2698  1707  2858  638  1866  59  34  43  46  25 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved