电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530MA632M000DG

产品描述LVPECL Output Clock Oscillator, 632MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530MA632M000DG概述

LVPECL Output Clock Oscillator, 632MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530MA632M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率632 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
双DSP的JTAG连接问题
小弟布了一个双DSP板,SPI的四根线直接相连。板子焊好后,两个DSP不能同时JTAG连接,但是单独连接是可以的,请大侠们帮助,非常感谢,非常感谢!...
thlaosan DSP 与 ARM 处理器
黄文中wince视频教程文件为什么不完整
msdn webcasts 黄文中 老师讲的 《Windows Embedded从入门到精通系列课程(3):Windows CE 内存泄漏的检测和防止 (Level 300) 》 视频文件为什么不完整,谁有完整的啊? http://msevents.mic ......
tddwp 嵌入式系统
PIC16F887 I2C通讯请教
刚学单片机不久,最近有一个项目是用触摸板进行控制。 1、触摸板与主板之间是通过I2C进行通讯(触摸板芯片为从机); 2、目前想法是用PIC16F887单片机模拟触摸板; 3、现在有写了一个单片机 ......
he282942873 Microchip MCU
【创龙TL570x-EVM】python之HELLO_WORLD!
【目的】我的项目是要用串口的,这次主要是用串口输出hello world。 【步骤】 1、开发板默认安装了python2.7与Python3.5。默认的python是2.7的,所以要先切换到python3.5。 删除 rm -r ......
lugl4313820 DSP 与 ARM 处理器
Freescale 的 VPU 视频解码后怎么显示到指定的窗口控件上
我用Freescale Mx27 中的VPU进行 视频的编解码 ,解码后如何将视频帧显示到指定的窗口控件中呢, ...
liqingsen 嵌入式系统
c2000 launchpad连接到电脑后提示一个未知的USB设备
我的c2000 launchpad连接到电脑后提示一个未知的USB设备,这是什么情况?...
三无青年 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 336  1535  918  2407  164  7  31  19  49  4 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved