电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SC341M000DGR

产品描述LVDS Output Clock Oscillator, 341MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SC341M000DGR概述

LVDS Output Clock Oscillator, 341MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SC341M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率341 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
本科-硕士-博士
一个小伙子到理发店理发,他问:“理发得等多长时间?”理发师看了一下店里的顾客 说:“大约两个小时。”小伙子走了。 几天后还是这个小伙子来理发,他一进门便问:“理发得 ......
zca123 聊聊、笑笑、闹闹
关于HMC833LP6GE的问题
跪求高手帮忙分析分析下面的程序中对HMC833LP6GE的寄存器配置是否正确,此程序下载硬件调试没有出来程序中设置的频率,只有2分频VCO基本频率,没加程序的时候是2.55GMHz加上程序后是1.27GMHz ......
1430099892 无线连接
鼠标式家用留言机
电脑的鼠标器属于易耗品,用不了多长时间就要更换一只,鼠标器有精美的外 观、舒适的手感并带有两到三个按键可控制,利用鼠标器的外壳可以制作一个精美的家用数码留言机。 首先挑选一个报废的机 ......
rain 单片机
ISE综合布线问题
我用ISE 综合 布局布线 生成GPF文件下载到板子上 我现在想用SYNPLIFY综合 可是在布局布线阶段的MAP中出现error具体的error内容为 ERROR:Security:9 - No 'ISE' nor 'WebPack' feature was avail ......
eeleader-mcu FPGA/CPLD
如何利用TIM1输出6路互补的PWM,控制电机
各位同仁们,本人刚接触电机 现在手上有一款开发板 还有个电机 想利用TIM1输出6路互补PWM,来控制电机 不知道如何下手,电机是带HALL传感器的 已经知道HALL的正转和反转的顺序 就是不知道如 ......
darling_rabbit stm32/stm8
如果1=5 2=15 3=25 4=35 5=?
如果1=5 2=15 3=25 4=35 5=? 来来,大家都来猜猜...
maker 聊聊、笑笑、闹闹

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1668  2162  2582  232  2232  34  44  52  5  45 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved