电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

534AB000138BG

产品描述LVPECL Output Clock Oscillator, 165MHz Nom, ROHS COMPLIANT, SMD, 8 PIN
产品类别无源元件    振荡器   
文件大小3MB,共43页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

534AB000138BG概述

LVPECL Output Clock Oscillator, 165MHz Nom, ROHS COMPLIANT, SMD, 8 PIN

534AB000138BG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性IT CAN ALSO OPERATE AT 164.35500 MHZ, 161.13250 MHZ AND 155.52000 MHZ
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号534
安装特点SURFACE MOUNT
标称工作频率165 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸177.8mm x 127.0mm x 41.91mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
Si534
Q
U A D
F
R E Q U E N C Y
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
Four selectable output frequencies
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Description
The Si534 quad frequency XO utilizes Silicon Laboratories’ advanced
DSPLL
®
circuitry to provide a low jitter clock at high frequencies. The Si534
is available with any-rate output frequency from 10 to 945 MHz and select
frequencies to 1400 MHz. Unlike a traditional XO where a different crystal is
required for each output frequency, the Si534 uses one fixed crystal to
provide a wide range of output frequencies. This IC based approach allows
the crystal resonator to provide exceptional frequency stability and reliability.
In addition, DSPLL clock synthesis provides superior supply noise rejection,
simplifying the task of generating low jitter clocks in noisy environments
typically found in communication systems. The Si534 IC-based XO is factory
configurable for a wide variety of user specifications including frequency,
supply voltage, output format, and temperature stability. Specific
configurations are factory programmed at time of shipment, thereby
eliminating long lead times associated with custom oscillators.
CLK–
CLK+
(LVDS/LVPECL/CML)
FS[1]
7
NC
OE
GND
1
2
3
8
FS[0]
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
FS[1]
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
FS[0]
(CMOS)
OE
GND
Rev. 1.0 7/06
Copyright © 2006 by Silicon Laboratories
Si534
KEIL 3.30版本
aiwenzx 提供了3.30版本补上。 13597 13598 已经调试过,请放心使用...
xinzai 单片机
【最小系统板】乱画MSP430最小系统板
先简单介绍下,上次说想组织个活动,组织大家在论坛上开发几块小巧的最小系统板。 我就先抛砖引玉了, 开始还纠结用哪款MSP430,还去专门找了兼容封装多的型号,后来一想干脆整个大片子好了, ......
wstt 微控制器 MCU
PCB线宽与电流的关系
比较详细!但是还要根据自己工作环境来设计!...
perfei89 PCB设计
28035的ADC.c进行配置的时候要根据使用哦的AD配置哪些部分
各位前辈, 指南上说的type3,我看的SOC不是很明白,示例中给的ADC.c中有这么一段程序, void InitAdcAio() { EALLOW; /* Configure ADC pins using AIO regs*/ // This specifie ......
xiaodong 微控制器 MCU
关于FPGA旁路电容
请问一下 FPGA3.3V和1.2V是所有的都要和0.1uf电容相连吗,还是可以几个连在一起,还是有的连有的不连啊...
3008202060 FPGA/CPLD
WINCE6.0 CETK编译问题
在做CETK作业的时候,发现CETK的代码有问题,想修改一下! 可是改过以后,发现竟不知道怎么编译!哎! 请高手指点一下!怎么样才能编译CETK的代码!...
timehyh 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2605  1943  731  2876  2445  53  40  15  58  50 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved