电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531HA255M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 255MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531HA255M000DGR概述

CMOS/TTL Output Clock Oscillator, 255MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531HA255M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
厂商名称Silicon Laboratories Inc
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率255 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
编解码器 - 针对 C55x 器件进行了优化 C55XCODECS
编解码器免费提供,附带生产许可且现在可供下载。全部经过生产测试,可轻松集成到音频和语音应用中。单击“获取软件”按钮(上方),以获取经过测试的最新编解码器版本。该页面及每个 ......
fish001 微控制器 MCU
分立电阻器检定测试系统的配置
分立电阻器在最后的封装状态要进行单点通过/失败测试,这对确保产品符合制造商性能指标至关重要,而且可以在出货前识别劣质电阻器以及轻微不良的电阻器。通常要对电阻器进行两项测试:电阻器 ......
Jack_ma 测试/测量
【有奖活动】C6000多核问题解决方案分享
活动时间:7 月 17 日 ~ 8 月 30 日 活动规则: ‧总结在 C6000 多核设计中遇到某个技术问题的解决方法或过程;问题的解决方法描述要清晰详细,须包括如下内容才具有获奖资格: ̷ ......
EEWORLD社区 DSP 与 ARM 处理器
锁相环输出波形的频谱图
500280才开始做锁相环相关的产品,频谱图都看不懂,图中出现这个凹槽是代表什么?有什么解决的办法吗?希望大佬们能给点建议,谢谢啦! ...
LiHuiyang 无线连接
Cortex-M0+, 到底“+”了什么(有视频,有中文文档)
也许大家已经发现了,飞思卡尔Kinetis L系列采用的内核是Cortex-M0+,而不是Cortex-M0。这个小小的加号到底增加了什么呢?小小视频讲的一清二楚。 http://player.youku.com/player.php/sid/XN ......
qinkaiabc NXP MCU
FPGA和DSP的学习
今年要毕业了,参加了考研。考心仪的大学是没有机会了。但有机会去深圳大学学习(可能性还是有的,因为上线还是可以的吧)。如果去深圳大学的话,应该学习光学成像,这个方向和医疗电子很有 ......
HJ1219 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1974  609  33  1207  2053  25  16  44  37  58 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved