电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530SB486M000DGR

产品描述LVDS Output Clock Oscillator, 486MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530SB486M000DGR概述

LVDS Output Clock Oscillator, 486MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530SB486M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性20%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率486 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVDS
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
电磁流量计制造技术发展和应用行业扩展
近年国内外常用的电磁流量计在线检验方法,其在线的检验规范需要得到国家技术监督部门和各相关行业协会对的认可电磁流量计在应用过程中的精度保证一直是用户所关心的热点问题。 在过去 ......
mengxue2009 工业自动化与控制
PROTEUS元件库
大家觉得有用就下...
dianqiban 单片机
求助,标称DC 3.5~9V, 功率 1~3W的水泵, 该用什么配置的太阳能板?
如题, 新手第一次搞, 用一块6V180mA的太阳能板在阳光下推不动水泵. 求各位大神支招. 标称DC 3.5~9V, 功率 1~3W的水泵, USB接口. 电脑USB供电可用...
airzhanying 电源技术
《新人求教》G2553的URAT怎么用
G2553的URAT怎么用 为什么用CCS上面自带的例程 实现不了串口的接收...
d4824662 微控制器 MCU
TS8900-M149(430最小系统板资料)开发板电路图
本帖最后由 fish001 于 2018-3-10 22:39 编辑 TS8900-M149(430最小系统板资料)开发板电路图 346213 346214...
fish001 微控制器 MCU
【低功耗】较全的FPGA学习资料
800Mbps准循环LDPC码编码器的FPGA实现CCSDS星载图像压缩模块的FPGA设计与实现FPGA和Nios_软核的语音识别系统的研究RC4加密算法的FPGA设计与实现多FPGA系统中自定义高速串行数据接口设计高速专用 ......
dream_byxiaoyu FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2056  1112  948  1244  2804  38  6  19  11  1 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved