电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

530EA144M000DG

产品描述LVPECL Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

530EA144M000DG概述

LVPECL Output Clock Oscillator, 144MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

530EA144M000DG规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TRAY
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性50%
JESD-609代码e4
制造商序列号530
安装特点SURFACE MOUNT
标称工作频率144 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型LVPECL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压2.75 V
最小供电电压2.25 V
标称供电电压2.5 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
有没有网友去参加5月14-15日的北京科技活动周的?
受邀去参加北京5月14日、15日北京奥林匹克公园主会场的一个科技活动周,有没有网友也要去参加的碰个面?:lol...
open82977352 聊聊、笑笑、闹闹
基于ESP32的ODROID-GO掌机模拟器
本帖最后由 dcexpert 于 2021-6-1 21:47 编辑 基于ESP32的ODROID-GO掌机模拟器,淘宝很多掌机也是基于这个方案的。 541709 硬件特性 元件 描述 ......
dcexpert MicroPython开源版块
低通滤波电路
根据有源滤波器的快速实用设计设计的截止频率为1hz的低通滤波电路,问题是输入-500uv的直流信号时,输出的电压值为-458.577uv,误差很大,附件中为设计的电路,因为做的是高精度微弱电压采集,所 ......
菜鸟12号 模拟电子
Zigbee 路灯控制
ZigBee网状型组网模式是如何建立的,假如一条街上有一个协调器,200个路由器,每个设备间隔50m,那么该选择多大的组网深度,什么样的组网模式?要求是网络系统最稳定。 ...
小蝌蚪看书 无线连接
你晒单我送礼,晒TI样片订单即可赢好礼!
活动详情>>你晒单我送礼,晒TI样片订单即可赢好礼! 活动时间:7月24日-8月23日 如何参与: 1、免费样片申请:>>点击此处,成功申请2类以上芯片,即有机会获奖。 2、申请成功样片后,以 ......
EEWORLD社区 TI技术论坛
电机控制 - 永久磁性同步电机 (PMSM)
本帖最后由 dontium 于 2015-1-23 13:01 编辑 电机控制 - 永久磁性同步电机 (PMSM) 永久磁性同步电机 (PMSM) 可以看做 AC 感应电机和无刷直流电机 (BLDC) 的交叉产品。它们具有与 BLDC 电机 ......
德州仪器 模拟与混合信号

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1468  382  1620  2408  1612  36  52  26  21  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved