电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

531DC827M000DGR

产品描述CMOS/TTL Output Clock Oscillator, 827MHz Nom, ROHS COMPLIANT, SMD, 6 PIN
产品类别无源元件    振荡器   
文件大小215KB,共12页
制造商Silicon Laboratories Inc
标准  
下载文档 详细参数 全文预览

531DC827M000DGR概述

CMOS/TTL Output Clock Oscillator, 827MHz Nom, ROHS COMPLIANT, SMD, 6 PIN

531DC827M000DGR规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT, SMD, 6 PIN
Reach Compliance Codeunknown
其他特性TAPE AND REEL
最长下降时间0.35 ns
频率调整-机械NO
频率稳定性7%
JESD-609代码e4
制造商序列号531
安装特点SURFACE MOUNT
标称工作频率827 MHz
最高工作温度85 °C
最低工作温度-40 °C
振荡器类型CMOS/TTL
物理尺寸7.0mm x 5.0mm x 1.85mm
最长上升时间0.35 ns
最大供电电压3.63 V
最小供电电压2.97 V
标称供电电压3.3 V
表面贴装YES
最大对称度55/45 %
端子面层Nickel/Gold (Ni/Au)
Base Number Matches1

文档预览

下载PDF文档
S i 5 3 0 / 5 31
R
EVISION
D
C
R Y S TA L
O
S C I L L A T O R
(XO)
(10 M H
Z T O
1.4 G H
Z
)
Features
Available with any-rate output
frequencies from 10 MHz to 945 MHz
and select frequencies to 1.4 GHz
3rd generation DSPLL
®
with superior
jitter performance
3x better frequency stability than
SAW-based oscillators
Internal fixed crystal frequency
ensures high reliability and low
aging
Available CMOS, LVPECL,
LVDS, and CML outputs
3.3, 2.5, and 1.8 V supply options
Industry-standard 5 x 7 mm
package and pinout
Pb-free/RoHS-compliant
Si5602
Ordering Information:
See page 7.
Applications
SONET/SDH
Networking
SD/HD video
Test and measurement
Clock and data recovery
FPGA/ASIC clock generation
Pin Assignments:
See page 6.
(Top View)
NC
OE
GND
1
2
3
6
5
4
V
DD
Description
The Si530/531 XO utilizes Silicon Laboratories’ advanced DSPLL circuitry
to provide a low jitter clock at high frequencies. The Si530/531 is available
with any-rate output frequency from 10 to 945 MHz and select frequencies to
1400 MHz. Unlike a traditional XO, where a different crystal is required for
each output frequency, the Si530/531 uses one fixed crystal to provide a
wide range of output frequencies. This IC based approach allows the crystal
resonator to provide exceptional frequency stability and reliability. In addition,
DSPLL clock synthesis provides superior supply noise rejection, simplifying
the task of generating low jitter clocks in noisy environments typically found in
communication systems. The Si530/531 IC based XO is factory configurable
for a wide variety of user specifications including frequency, supply voltage,
output format, and temperature stability. Specific configurations are factory
programmed at time of shipment, thereby eliminating long lead times
associated with custom oscillators.
®
CLK–
CLK+
Si530 (LVDS/LVPECL/CML)
OE
NC
GND
1
2
3
6
5
4
V
DD
Functional Block Diagram
V
DD
CLK– CLK+
NC
CLK
Si530 (CMOS)
Fixed
Frequency
XO
Any-rate
10–1400 MHz
DSPLL
®
Clock
Synthesis
OE
NC
GND
1
2
3
6
5
4
V
DD
CLK–
CLK+
Si531 (LVDS/LVPECL/CML)
OE
GND
Rev. 1.1 6/07
Copyright © 2007 by Silicon Laboratories
Si530/531
小弟属于菜鸟级,安装的CCS3.3为什么打不开,显示错误,内有截图求指点。
小弟属于菜鸟级,安装的CCS3.3为什么打不开,显示错误,内有截图求指点。...
lb2898 DSP 与 ARM 处理器
摩托罗拉电子设计大赛优秀作品(九)
本帖最后由 paulhyde 于 2014-9-15 08:54 编辑 38518 38519 38520 38521 38522 38523 ...
clark 电子竞赛
哪位高手请指点一下:信号波形的偏置
哪位高手请指点一下:信号波形的偏置 我想将一个三角波,其基点在2.5V,最高点3.6V,最低点1.3V,偏移至原点位置,使之关于原点对称,用什么样的电路能实现啊,还请高手指点,最好能给出一个电 ......
kibby0 模拟电子
关于两个不同电压的直流电路中性点连接的问题
本帖最后由 sunboy25 于 2017-6-6 10:08 编辑 我想问一下下面这个电路图中的A和B两个中性点为什么连一起后电路还能正常工作,我在想就算AB是中性点那它们的电压也有输入直流电压一半啊, ......
sunboy25 电源技术
本周精彩博文分享
基于AM335x的CPSW来实现的EtherCAT 用am3358做主站,按照igh移植完成后,发现实时性很差,用的是ti提供的4.18实时内核,所以应该是网卡驱动的问题,想修改cpsw驱动为ethercat网卡驱动,有 ......
橙色凯 DSP 与 ARM 处理器
谈谈我的基于SOPC的IRIG-B自定义元件设计及调试总结
关键词: SOPC 自定义元件 IRIG-B 调试 一. 案例描述 最近打算利用SOPC来构建系统完成项目平台的升级,由于以前都是采用基于51和fpga的平台,现在利用SOPC技术可以将nios软核直接集成到现 ......
wdgui522 FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2410  2223  2071  2795  221  39  25  34  35  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved