电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

8108-11-222

产品描述.079 (2mm) Dual Row Through Hole Vertical Headers
文件大小84KB,共1页
制造商ETC
下载文档 全文预览

8108-11-222概述

.079 (2mm) Dual Row Through Hole Vertical Headers

文档预览

下载PDF文档
.079” (2mm) Dual Row
Through Hole Vertical Headers
8100 SERIES “POST/BOXE”
PART NUMBER LEGEND
810X-11-2XX-XX
PIN LENGTH
DIM C
1 =4.00 (1.57)
7 =.050 (1.27)
2 - 25
DIM D
2.60 (.102)
2.45 (.096)
DIM E
8.10 (.319)
6.40 (.252)
NUMBER OF POSITIONS PER ROW
CONTACT FINISH
0 =TIN/LEAD
8 =.000030 SELECTIVE GOLD
F =.000015 SELECTIVE GOLD
MATING CONNECTORS: 8000 SERIES
(REF.)
(REF.)
Connector Products
1700 Hicks Road • Rolling Meadows, IL 60008 USA
Telephone: 847.392.3500 • Fax: 847.392.9404
email: mcpsales@methode.com • Web Page: www.methode.com
两个小问题,散分了~
1. 用硬件定时器编写程序,设置时、分、秒定时器,分别对应的地址为:4000H、4002H、4004H,晶振频率为12MHZ(用8096编写) 2.C08__2 MODULE MAIN $INCLUDE(8096.INT) PORT EQU ......
zhanqianwen 嵌入式系统
【FPGA入门到实战】Xilinx ise开发工具生成FIFO ip仿真和时序讲解 源码&答疑
【FPGA入门到实战】Xilinx ise开发工具生成FIFO ip仿真和时序讲解; 学员对视频里的知识点不理解的可以在论坛里提出问题,我们老师会给大家答疑! 源码: ...
尤老师 FPGA/CPLD
Windows CE系统中卫星通信的实现.pdf
46808Windows CE系统中卫星通信的实现.pdf...
yuandayuan6999 单片机
距2015年瑞萨电子大赛作品提交截止时间还有1个月
参加2015年瑞萨大赛的小伙伴注意啦{:1_94:} 三个月的作品制作时间已经过去了2个月,瑞萨大赛作品提交截止时间为11月22日 掐指一算,还有1个月{:1_97:} 所以,大家加油啦,已经做完的 ......
nmg 瑞萨MCU/MPU
关于EDA学习,求疑,进阶的讨论
看似此版块最活跃所以发到此版块,如有违规请版主删除或转移 本人纯layout设计3年,在工作中遇到不少问题,也去过很多很多论坛,当然各网站各有所长。 发本帖希望大家讨论一些问题 大家也可 ......
tiny丨Y PCB设计
TMS320F28335的时钟输出
本帖最后由 Aguilera 于 2017-9-17 22:09 编辑 1.时钟系统时钟系统结构如图1所示。 321780 从图1可以看出,时钟CLKIN经过CPU后产生时钟SYSCLKOUT(CLKIN和SYSCLKOUT频率是一样的),SYSCLK ......
Aguilera 微控制器 MCU

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2693  147  1834  1361  578  7  38  14  37  51 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved