电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

54121-103332500LF

产品描述Board Stacking Connector, 33 Contact(s), 1 Row(s), Male, Straight, 0.1 inch Pitch, Solder Terminal, Black Insulator, Receptacle, ROHS COMPLIANT
产品类别连接器    连接器   
文件大小101KB,共1页
制造商Amphenol(安费诺)
官网地址http://www.amphenol.com/
标准  
下载文档 详细参数 全文预览

54121-103332500LF概述

Board Stacking Connector, 33 Contact(s), 1 Row(s), Male, Straight, 0.1 inch Pitch, Solder Terminal, Black Insulator, Receptacle, ROHS COMPLIANT

54121-103332500LF规格参数

参数名称属性值
是否无铅不含铅
是否Rohs认证符合
包装说明ROHS COMPLIANT
Reach Compliance Codecompliant
ECCN代码EAR99
其他特性ROHS AND ELV COMPLIANT
主体宽度0.094 inch
主体深度0.984 inch
主体长度3.3 inch
主体/外壳类型RECEPTACLE
连接器类型BOARD STACKING CONNECTOR
联系完成配合GOLD (30) OVER NICKEL (50)/NICKEL PALLADIUM GOLD (30) OVER NICKEL (50)
联系完成终止Matte Tin (Sn) - with Nickel (Ni) barrier
触点性别MALE
触点材料PHOSPHOR BRONZE
触点模式RECTANGULAR
触点样式SQ PIN-SKT
DIN 符合性NO
介电耐压1500VAC V
滤波功能NO
IEC 符合性NO
绝缘电阻5000000000 Ω
绝缘体颜色BLACK
绝缘体材料THERMOPLASTIC
JESD-609代码e3
MIL 符合性NO
制造商序列号54121
插接触点节距0.1 inch
混合触点NO
安装方式STRAIGHT
安装类型BOARD
连接器数ONE
PCB行数1
装载的行数1
最高工作温度125 °C
最低工作温度-65 °C
选件GENERAL PURPOSE
PCB接触模式RECTANGULAR
电镀厚度30u inch
额定电流(信号)3 A
参考标准UL, CSA
可靠性COMMERCIAL
端子长度0.12 inch
端子节距2.54 mm
端接类型SOLDER
触点总数33
UL 易燃性代码94V-0
Base Number Matches1

文档预览

下载PDF文档
PDM: Rev:G
STATUS:
Released
Printed: Mar 10, 2011
.
新人小白请教一段电子密码锁的代码!
在网上参考的一段代码,主要实现电子密码锁的键盘扫描功能,但是本人才疏学浅,孤陋寡闻,对C语言一知半解,特来请求各位大神指教!{:1_146:} 附上代码: //扫描第一行 void key_scan() // ......
落魄IV 单片机
51单片机小白,求助带功能键控制的电子时钟汇编和c语言代码
本帖最后由 firstsea 于 2015-11-25 16:06 编辑 51单片机小白,求助带功能键控制的电子时钟汇编和c语言代码,有注释最好想弄懂!在此谢过 1、基本要求电子钟基本要求的控制面板如图所示。2 ......
firstsea 51单片机
Xilinx 仿真遇到的问题
Started : "Creating Tbw file". ERROR:ProjectMgmt - TOE: ITclInterp::ExecuteCmd gave Tcl result 'invalid command name "0"'. Tcl_ErrnoId: unknown error Tcl_ErrnoMsg: No error _c ......
eeleader FPGA/CPLD
【T叔藏书阁】《模拟集成电路的分析与设计(第四版)》
中文版:《模拟集成电路的分析与设计(第四版)》英文版:《analysis and design of analog integrated circuits》作者:paul R.Gray, Paul J.Hurst, Stephen H.Lewis, Robert G.Meyer翻译:张 ......
tyw 下载中心专版
运动估计算法设计及FPGA实现.pdf
运动估计算法设计及FPGA实现.pdf ...
zxopenljx FPGA/CPLD
请教:时钟上升沿采样不稳定问题
用verilog写的很简单的一段代码,大概是: reg q;//q是调用IP核fifo产生的数据,默认是reg型输出吧 assign data_out={{4{q}},{4{q}}};//data_out是输出 数据是上升沿进、上升沿采的, ......
xyw FPGA/CPLD

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 2495  2463  244  1380  2005  40  26  49  47  43 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved