电子工程世界电子工程世界电子工程世界

关键词

搜索

型号

搜索

A3P060-2VQG144I

产品描述FPGA, 24576 CLBS, 1000000 GATES, 350 MHz, PBGA144
产品类别半导体    可编程逻辑器件   
文件大小6MB,共206页
制造商Actel
官网地址http://www.actel.com/
下载文档 详细参数 全文预览

A3P060-2VQG144I概述

FPGA, 24576 CLBS, 1000000 GATES, 350 MHz, PBGA144

现场可编程门阵列, 24576 CLBS, 1000000 门, 350 MHz, PBGA144

A3P060-2VQG144I规格参数

参数名称属性值
功能数量1
端子数量144
最大工作温度85 Cel
最小工作温度-40 Cel
最大供电/工作电压1.58 V
最小供电/工作电压1.42 V
额定供电电压1.5 V
加工封装描述13× 13 MM, 1.45 MM HEIGHT, 1 MM PITCH, 绿色, FBGA-144
无铅Yes
欧盟RoHS规范Yes
状态TRANSFERRED
工艺CMOS
包装形状SQUARE
包装尺寸GRID 阵列, 低 PROFILE
表面贴装Yes
端子形式BALL
端子间距1 mm
端子涂层锡 银 铜
端子位置BOTTOM
包装材料塑料/环氧树脂
温度等级INDUSTRIAL
组织24576 CLBS, 1000000 门
最大FCLK时钟频率350 MHz
可配置逻辑模块数量24576
可编程逻辑类型FIELD PROGRAMMABLE GATE 阵列
等效门电路数量1.00E6

文档预览

下载PDF文档
v1.0
ProASIC3 Flash Family FPGAs
with Optional Soft ARM
®
Support
Features and Benefits
High Capacity
• 15 k to 1 M System Gates
• Up to 144 kbits of True Dual-Port SRAM
• Up to 300 User I/Os
®
Reprogrammable Flash Technology
130-nm, 7-Layer Metal (6 Copper), Flash-Based CMOS Process
Live at Power-Up (LAPU) Level 0 Support
Single-Chip Solution
Retains Programmed Design when Powered Off
High Performance
• 350 MHz System Performance
• 3.3 V, 66 MHz 64-Bit PCI
Clock Conditioning Circuit (CCC) and PLL
• 1.5 V, 1.8 V, 2.5 V, and 3.3 V Mixed-Voltage Operation
• Bank-Selectable I/O Voltages—up to 4 Banks per Chip
• Single-Ended I/O Standards: LVTTL, LVCMOS 3.3 V /
2.5 V / 1.8 V / 1.5 V, 3.3 V PCI / 3.3 V PCI-X
and LVCMOS
2.5 V / 5.0 V Input
• Differential I/O Standards: LVPECL, LVDS, B-LVDS, and
M-LVDS (A3P250 and above)
• I/O Registers on Input, Output, and Enable Paths
• Hot-Swappable and Cold Sparing I/Os
• Programmable Output Slew Rate
and Drive Strength
• Weak Pull-Up/-Down
• IEEE 1149.1 (JTAG) Boundary Scan Test
• Pin-Compatible Packages across the ProASIC3 Family
• Six CCC Blocks, One with an Integrated PLL
• Configurable
Phase-Shift,
Multiply/Divide,
Capabilities and External Feedback
• Wide Input Frequency Range (1.5 MHz to 350 MHz)
Delay
In-System Programming (ISP) and Security
• Secure ISP Using On-Chip 128-Bit Advanced Encryption
Standard (AES) Decryption (except ARM-enabled ProASIC
®
3
devices) via JTAG (IEEE 1532–compliant)
• FlashLock
®
to Secure FPGA Contents
Embedded Memory
Low Power
• Core Voltage for Low Power
• Support for 1.5 V-Only Systems
• Low-Impedance Flash Switches
• 1 kbit of FlashROM User Nonvolatile Memory
• SRAMs and FIFOs with Variable-Aspect-Ratio 4,608-Bit RAM
Blocks (×1, ×2, ×4, ×9, and ×18 organizations)
• True Dual-Port SRAM (except ×18)
High-Performance Routing Hierarchy
• Segmented, Hierarchical Routing and Clock Structure
ARM Processor Support in ProASIC3 FPGAs
• M1 and M7 ProASIC3 Devices—Cortex-M1 and CoreMP7 Soft
Processor Available with or without Debug
Advanced I/O
• 700 Mbps DDR, LVDS-Capable I/Os (A3P250 and above)
ProASIC3 Product Family
ProASIC3 Devices
ARM7 Devices
1
Cortex-M1 Devices
1
System Gates
Typical Equivalent Macrocells
VersaTiles (D-flip-flops)
RAM kbits (1,024 bits)
4,608-Bit Blocks
FlashROM Bits
Secure (AES) ISP
2
Integrated PLL in CCCs
VersaNet Globals
3
I/O Banks
Maximum User I/Os
Package Pins
QFN
VQFP
TQFP
PQFP
FBGA
A3P015
A3P030
A3P060
A3P125
A3P250
M1A3P250
250 k
6,144
36
8
1k
Yes
1
18
4
157
QN132
5
VQ100
PQ208
FG144/256
5
PQ208
FG144/256/
484
PQ208
FG144/256/
484
PQ208
FG144/256/
484
A3P400
M1A3P400
400 k
9,216
54
12
1k
Yes
1
18
4
194
A3P600
M1A3P600
600 k
13,824
108
24
1k
Yes
1
18
4
235
A3P1000
M7A3P1000
M1A3P1000
1M
24,576
144
32
1k
Yes
1
18
4
300
15 k
128
384
1k
6
2
49
QN68
30 k
256
768
1k
6
2
81
QN132
VQ100
60 k
512
1,536
18
4
1k
Yes
1
18
2
96
QN132
VQ100
TQ144
FG144
125 k
1,024
3,072
36
8
1k
Yes
1
18
2
133
QN132
VQ100
TQ144
PQ208
FG144
Notes:
1. Refer to the
CoreMP7
datasheet or
Cortex-M1
product brief for more information.
2. AES is not available for ARM-enabled ProASIC3 devices.
3. Six chip (main) and three quadrant global networks are available for A3P060 and above.
4. For higher densities and support of additional features, refer to the
ProASIC3E Flash Family FPGAs
handbook.
5. The M1A3P250 device does not support this package.
† A3P015 and A3P030 devices do not support this feature.
February 2008
© 2008 Actel Corporation
‡ Supported only by A3P015 and A3P030 devices.
I
【CC1352P测评】有些许挫折感的开始
本帖最后由 cruelfox 于 2019-6-3 10:20 编辑   刚把 STM32WB55 的评测告一段落,想“趁热打铁”来继续评测 CC1532P1-LAUNCHXL, 这两都是M4主核 +M0无线专用核的系统,可以参照。但是 ST ......
cruelfox 无线连接
小电阻测试方法1、V-A法
就是让一个已知电流I通过未知电阻R的电流端子,然后通过测量其电压端的电压V,得到电阻:R=V/I。 特点:简单实用但精度不高 条件:需要有一个短期稳定的恒流源,再加上一个线性和分辨良好的 ......
led123 测试/测量
camera问题
2440中camera怎么关掉p-path 和 c-path 中一个...
lg7412374123 嵌入式系统
MSP430编程要点
本帖最后由 paulhyde 于 2014-9-15 03:53 编辑 1.要对MSP430要有本质的理解:对于MSP430的C程序编程,对于模块的初始化、数据的读写、信号输入输出都是对寄存器的操作。 2.要正确设置系统时钟 ......
w123b456 电子竞赛
急求助高人帮忙!!!!!
我们现在做这个7寸上网本 用的是Wince 5.0的系统 64的内存 RAM架构 但是无法安装flash 播放器和插件 就算flash lite也安装不了! 请问 能像刷手机那样刷进这个系统吗? 但是毕竟破解成普通 ......
yongzi10102 嵌入式系统
TI达芬奇DM355板不能启动?拜请大牛指点啊
我有一块北京达盛科技的4通道DM355开发板,由一个扩展板和一个核心板组成。U-boot,LINUX内核都已配置好,板能正常工作,软件开发正常进行。但是现在我们要把扩展板改一下,增删一些功能。已把 ......
hcjyddup 嵌入式系统

 
EEWorld订阅号

 
EEWorld服务号

 
汽车开发圈

 
机器人开发圈

About Us 关于我们 客户服务 联系方式 器件索引 网站地图 最新更新 手机版

站点相关: 大学堂 TI培训 Datasheet 电子工程 索引文件: 1029  1830  2483  559  1510  21  37  50  12  31 

器件索引   0 1 2 3 4 5 6 7 8 9 A B C D E F G H I J K L M N O P Q R S T U V W X Y Z

北京市海淀区中关村大街18号B座15层1530室 电话:(010)82350740 邮编:100190

电子工程世界版权所有 京B2-20211791 京ICP备10001474号-1 电信业务审批[2006]字第258号函 京公网安备 11010802033920号 Copyright © 2005-2026 EEWORLD.com.cn, Inc. All rights reserved